연산증폭기 (OP AMP)
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

연산증폭기 (OP AMP)에 대한 보고서 자료입니다.

본문내용

연산증폭기 ( OP Amp )

개요
연산 증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산증폭기는 두입력단자 전압간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산증폭기가 필요로 하는 전원은 기본적으로는 두 개의전원인 +Vcc 및 -Vcc 가 필요하다. 물론 단일 전원만을 요구하는 연산증폭기 역시 상용화되어 있다. 신호 증폭을 위한 주증폭기의 종류로는 전압 증폭기와 전류증폭기가 있지만 여기서는 전압증폭기만을 취급한다.

이상적인 연산증폭기의 요건
전자소자의 동작 특성을 이해하기 위한 초기가정은 먼저 이상적이라고 가정하는 것 이다. 물론 이상적인 것은 실제적인 것과는 항상 차이가 나기 마련이지만, 이상적인 경우의 동작특성을 이해하는 것은 매우 중요하다. 왜냐하면 이상적 가정하에서는 모든 것이 단순해지기 때문이다. 그리고 이상적 동작특성은 실제적인 전자소자가 무엇을 궁극적인 목표로 하는 가를 알려 주기 때문이다.
다음 조건을 만족하는 연산증폭기를 이상적인 연산증폭기라고 부른다.
(1) 무한대의 전압이득 : Av = ∞
(2) 무한대의 입력저항 : Rin = ∞
(3) 영 옴인 출력저항 : Rout = ∞
(4) 무한대의 대역폭 : B = ∞
(5) 영인 오프
  • 가격1,300
  • 페이지수8페이지
  • 등록일2010.03.16
  • 저작시기2007.3
  • 파일형식한글(hwp)
  • 자료번호#591117
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니