아날로그 및 디지털 회로 설계 실습 - 예비10:4-bit Adder 회로 설계
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

아날로그 및 디지털 회로 설계 실습 - 예비10:4-bit Adder 회로 설계에 대한 보고서 자료입니다.

본문내용

3. 설계 실습 계획서
(1) 전가산기에 대한 진리표를 작성하여라.
- 먼저 가산기에 대해서 알아보자. 가산기란 이진수의 덧셈을 하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 전자계산기가 발명된 당시에는 진공관에 의해서 구성되었고 현재는 집적 회로로 설계되어서 다양한 기능을 가지는 것이다.
○1 반가산기
- 그림과 같이 XOR 과 AND로 이루어진 반가산기를 이진수의 한자리수를 연산하고, 자리올림수는 자리올림수 출력(carry out)에 따라 출력한다.

키워드

  • 가격1,000
  • 페이지수5페이지
  • 등록일2010.03.30
  • 저작시기2009.9
  • 파일형식기타(docx)
  • 자료번호#595119
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니