결과 실험6 EXPERIMENT dc 6 Parallel Resistance
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

결과 실험6 EXPERIMENT dc 6 Parallel Resistance에 대한 보고서 자료입니다.

목차

< 목 적 >

< Part 1 Two Parallel Resisters >

< Part 2 Three Parallel Resisters >

< Part 3 Equal Parallel Resisters >

< Part 4 Different Levels of Resistance >

< Part 5 Open Circuits >

< Part 6 Short Circuits >

< EXERCISES >

< 실험에 대한 고찰 >

본문내용

식을 사용하는 계산에서 2.2K의 저항을 포함하여 모든 저항을 병렬 연결되었다고 생각하고 계산하였지만, 실제로 이것은 회로에서 오픈 되어 회로의 구성 요소가 되지 못하므로 2.2K의 저항은 전체 저항에 아무런 영향을 주지 못하므로 회로의 전체 저항은 오직 두 저항(1K, 1.2K)에 의해서 결정된다.
< Part 6 Short Circuits >
(a) ,
Table 6.6
→ 계 산 과 정
(d) Based on the results of parts 6(b) and (c), what was the impact of the lead across in Fig.6.9?
회로에서 전체 저항을 식을 사용하여 계산된 값()과 DMM을 통하여 직접 측정한 전체 저항 값() 사이에는 큰 오차가 발생 한다. 이것은 실제 회로에서 저항들을 제외한 한 도선이 쇼트 되어 있으므로, DMM을 통한 저항을 측정하면 회로의 저항들로 이루어진 전체 저항이 측정되는 것이 아니고, 쇼트 되어 있는 도선의 저항이 측정되기 때문이다.
< EXERCISES >
1. Which resistors of Fig.6.10 are in series and which are in parallel?
Series
resistors
합성저항① =
합성저항③ =
합성저항⑤ =
Parallel
resistors
합성저항② =
합성저항④ =
합성저항⑥ =
합성저항⑦ = :
2. Using the milliammeter readings provided in Fig.6.11, determine the total resistance of the network . Assume for all meters.
→ 계 산 과 정
회로가 병렬로 구성되어있으므로,
→ 계 산 과 정
회로가 병렬로 구성되어있으므로,
→ 의 값을 구할 때, 의 값이 미리 구하지 않아도 위 풀이 방법
(전류분배와 저항과의 관계를 이용)을 사용하여 의 값을 구할 수 있다.
< 실험에 대한 고찰 >
이번 실험은 여러 가지 종류의 병렬 회로망에서의 전체 저항을 DMM을 통해 직접 측정해보고, 옴의 법칙을 적용하여 계산해 보았다. 그리고 여러 가지 병렬 회로망에서 각 저항의 상대적인 크기와 각 저항의 관계에 대해서 실험을 통해 알아보았다.
실험을 통해, 병렬 회로망에서 저항의 크기가 각각 다를 경우에는 식 또는 식을 사용하여 전체 저항을 구할 수 있으며, 크기가 같은 경우에는 식을 사용하여 전체 저항을 쉽게 구할 수 있다는 것을 실험을 통해 증명하였다. 또 병렬 회로망에서 크기가 다른 두 저항에 비해 현저히 작을 때, 그 회로망의 전체 저항은 크기가 가장 작은 저항에 가까운 값을 가진다는 사실도 실험을 통해 알 수 있었다. 마지막으로 병렬 회로망에서 한 회로가 오픈되면 오픈된 회로의 저항은 전체 저항에 아무런 영향을 주지 않으며, 한 회로가 쇼트되었을 때 전체 저항을 DMM을 통해 측정하면 쇼트된 회로의 저항이 측정되므로 그 값이 OΩ이 측정된다는 것을 실험 결과를 통해 알 수 있었다.
실험시, 전류를 측정할 때 DMM 전류의 측정 범위를 높은 범위에서 낮은 범위로 레버를 조절하며 측정하여 DMM에 과다한 전류가 흘러 DMM이 고장나지 않도록 주의하여야 할 것이다.
오늘 실험을 통해 회로를 파악 하고 분석하는데 가장 기초적인 병렬 회로망의 저항을 분석하고 계산하는데 자신감을 얻은 것 같아서 뿌듯하다. 특히, 병렬 회로망에서 전체 저항은 가장 작은 저항보다도 그 값이 작다는 사실을 실험을 통해 증명하였을 때 참 의미가 있었다. 책에서 이론적으로 외웠던 사실들을 실험을 통해 직접 증명하니, 회로를 이해하고 적용하는데 큰 도움이 된 것 같다.
  • 가격2,500
  • 페이지수8페이지
  • 등록일2011.06.09
  • 저작시기2010.6
  • 파일형식한글(hwp)
  • 자료번호#683270
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니