예비보고서 논리 게이트 및 부울 함수의 구현
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

예비보고서 논리 게이트 및 부울 함수의 구현에 대한 보고서 자료입니다.

목차

1. 목적

2. 이론

3. 실험 준비물

본문내용

T 게이트로 구성. 입력단자:1,3,5,9,11,13번 출력단자:2,4,6,8,10,12번
*74LS08: 4개의 AND게이트로 구성. 입력단자:1,2,4,5,9,10,12,13번, 출력단자:3,6,8,11번
*74LS32: 4개의 OR회로로 구성. 입출력단자는 74LS08과 동일하다.
*74LS00: 4개의 NAND회로로 구성. 입력단자:1,2,4,5,9,10,12,13번, 출력단자:3,6,8,11번.
*74LS02: 4개의 NOR회로로 구성. 입력단자:2,3,5,6,8,9,11,12번, 출력단자:1,4,10,13번
*74LS86: 4개의 XOR게이트로 구성. 입출력단자는 74LS00과 동일하다.
3. 실험 준비물
디지털 멀티미터(HP 34401A) 1대, 전원공급기(GW GPC-3020A) 1대, 오실로스코프,
브레드보드(WISH 206) 1대
SN7404(Hex inverter)
SN7408(Quad 2-input AND gate)
SN7432(Quad 2-input OR gate)
SN7400(Quad 2-input NAND gate)
SN7402(Quad 2-input NOR gate)
SN7486(Quad 2-input XOR gate)
  • 가격3,360
  • 페이지수4페이지
  • 등록일2013.09.23
  • 저작시기2013.2
  • 파일형식한글(hwp)
  • 자료번호#880448
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니