본문내용
이다.
따라서 V2와 V1이 차가 된다.
3. 실험방법
1) 가산 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다.
(단, Vin=1Vp-p, f=1kHz)
2) 차등 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다. (단, Vin=1Vp-p, f=1kHz)
4. 참고문헌
- 국태용 외 공역. 회로이론. James W. Nilsson, Susan A.Riedel (2007.한티미디어. P 192-210)
- 허찬욱 외 2인, 연산증폭회로 및 전원회로, 복두출판사, 2002, p22~29
- 네이버 지식백과
따라서 V2와 V1이 차가 된다.
3. 실험방법
1) 가산 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다.
(단, Vin=1Vp-p, f=1kHz)
2) 차등 증폭 회로
다음 회로를 구성하고 INPUT 그리고 OUTPUT의 전압파형을 저장하고 각각의 진폭을 기록하고
spice 시뮬레이션한 것과 비교해 본다. (단, Vin=1Vp-p, f=1kHz)
4. 참고문헌
- 국태용 외 공역. 회로이론. James W. Nilsson, Susan A.Riedel (2007.한티미디어. P 192-210)
- 허찬욱 외 2인, 연산증폭회로 및 전원회로, 복두출판사, 2002, p22~29
- 네이버 지식백과
소개글