목차
∘ 실험 목적
∘ 이론적 배경
∘ 참고문헌
∘ 이론적 배경
∘ 참고문헌
본문내용
바이어스의 의미는 트랜지스터의 동작을 원활하게 해주기 위해 베이스 단자에 미리 걸어두는 전기이다.
예를 들어, NPN 형의 트랜지스터는 신호입력을 담당하는 단자가 바이어스를 안 걸어둔 상태에서는 (+)형 신호에만 반응을 한다. 즉, 마이너스형 신호일 때에는 거들떠도 안 본다는 것이다. 그래서 미리 전압을 좀 걸어두고 작동을 시키는 것이다.
아무리 한쪽 극성의 신호에만 반응을 하는 트랜지스터라 할지라도 미리 바이어스 라는 전압을 걸어둔 상태에선 신호 전압을 주면 그 바이어스 전압이 신호전압의 영향을 받아 플러스 혹은 마이너스 쪽으로 흔들리게 된다. 즉, 안정되어 있던 바이어스 전압이 신호의 영향 따라 변화가 일어난다.
C. 가산 연산증폭기
가산기란 입력신호 전압의 덧셈을 출력하는 디지털 회로이다.
그림 6의 회로에서 F , 1, 2 R R R 의 값에 따라 입력전압들의 요구되는 비율의 합과 같게 된다. 출력전압은 다음과 같이 주어진다.
Rf = R1 = R2 라면 출력전압은 반대의 부호를 갖은 입력전압들의 합이다. 만일 입력전압들이 서로 부호가 다를 경우 그림 6의 회로는 감산기로서 작동한다.
참고문헌
네이버 지식in
네이버 블로그
강철구 교수님 사이트
예를 들어, NPN 형의 트랜지스터는 신호입력을 담당하는 단자가 바이어스를 안 걸어둔 상태에서는 (+)형 신호에만 반응을 한다. 즉, 마이너스형 신호일 때에는 거들떠도 안 본다는 것이다. 그래서 미리 전압을 좀 걸어두고 작동을 시키는 것이다.
아무리 한쪽 극성의 신호에만 반응을 하는 트랜지스터라 할지라도 미리 바이어스 라는 전압을 걸어둔 상태에선 신호 전압을 주면 그 바이어스 전압이 신호전압의 영향을 받아 플러스 혹은 마이너스 쪽으로 흔들리게 된다. 즉, 안정되어 있던 바이어스 전압이 신호의 영향 따라 변화가 일어난다.
C. 가산 연산증폭기
가산기란 입력신호 전압의 덧셈을 출력하는 디지털 회로이다.
그림 6의 회로에서 F , 1, 2 R R R 의 값에 따라 입력전압들의 요구되는 비율의 합과 같게 된다. 출력전압은 다음과 같이 주어진다.
Rf = R1 = R2 라면 출력전압은 반대의 부호를 갖은 입력전압들의 합이다. 만일 입력전압들이 서로 부호가 다를 경우 그림 6의 회로는 감산기로서 작동한다.
참고문헌
네이버 지식in
네이버 블로그
강철구 교수님 사이트
키워드
추천자료
[공과대]-OP AMP실험 레포트3
센서공학
DAC보고서
오실로스코프
[공학계측 이론및 실습] LabView 실험보고서
정전류원과 전류-전압 변환 회로. (예비보고서)
[프로토콜][HTTP프로토콜][IP프로토콜][DLCP프로토콜][TELNET프로토콜][WAP프로토콜][RIP][IG...
전기회로 실험5 실험6
학습지도안_플래시
(15주차)결과_B반_13조_2010341113_이은영
packet capture and ip packet analysis
[물리실험]555 Timer - monostable , not gate회로(schmitt trigger)
소개글