|
회로들의 교류전류와 교류전압의 실효치를 측정해야 되는데 교류전류를 측정하는 과정이 생각보다 결과값을 얻기가 쉽지 않아 어려움을 겪었다. 실험을 통해 교류전압의 실효치는 멀티미터로 측정한 값에서 , 즉 0.707을 곱해줘야 실효치가
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2021.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 회로에 대하여 인덕터의 값을 2.2[mH], 4[mH], 10[mH], 20[mH]로 바꿀 때 의 변화를 시뮬레이션하라.
☞ 왼쪽 아래에서부터 2.2[mH], 4[mH], 10[mH], 20[mH]이다.
3. 나의 고찰
이번 실험은 커패시터와 인덕터의 용량에 따른 리액턴스 변화값을 측정해서 오
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2021.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 정현파
* 미분회로의 구형파
* 적분회로의 정현파
* 적분회로의 구형파
(1)과 (2)에서 말한 것과 같이 미분회로에서 이 PSpice 이론값과 오실로스코프를 통한 실험의 파형은 대체적으로는 비슷했다. 다만, 실험에서는 거의 일직선에서 되
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2021.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 (2)와 실험 (3) 모두 위상차 값은 90이고, 역률은 0이 되는 것을 확인할 수 있었습니다.
실험에서 무시할 수 있을 정도의 작은 오차가 발생했는데, 이 오차의 원인은 회로의 임피던스가 증가하고, Z에서 소모되는 전력이 증가하게 되었기 때
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험
1. 아래의 실험조건에 맞게 <그림 14.5>의 회로를 구성하라.
■ 실험조건 :
: 펄스파형(=5[V], =0[V], 주기=1[ms])
R=10[k], C=0.01[F]
(1) 오실로스코프를 사용하여 (t)를 관측하고 이 파형을 (t)파형에 겹쳐 그려라.
(2) <그림 14.6>에서 과 를 측정
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 (5)는 D 플립플롭의 기능에 대해 알아보는 실험이었습니다. D 플립플롭은 D 래치에 CLK (clock)이 있다는 것이라고 생각할 수 있습니다. 이 회로는 처음 D입력이 0일 때, 변화하는 CLK 값에 따라 달라지는 Q값을 관찰하고, D입력이 1일 경우에 대
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력을 살펴보고, 또한 +5[V]로 연결하여 살펴보아라.
10[V] 인가시
A
B
C
0
0
10
0
10
0
10
0
0
10
10
0
5[V] 인가시
A
B
C
0
0
5
0
5
0
5
0
0
5
5
0
(2) <그림 13.5>의 회로를 구성하고, 실험 1과 같이 전압을 인가하여 각각의 진리표를 작성하라.
10[V] 인가시
A
B
C
0
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
력을 관찰하여 기록하라.
R
S
enable
Q
Q
0
0
0
1
0
0
0
1
1
0
0
1
1
0
1
0
1
0
0
1
1
0
1
1
0
1
0
0
1
0
1
1
1
0
0
1
1
0
0
1
(5) 다음 회로를 구성하고 진리표를 완성하라.
D
CLK
Q
0
0
X
0
1
0
0
0
0
1
0
0
1
1
1
1
0
1
⇒ 이 실험의 경우도 CLK의 변화 ‘010010’을 주는 법을 알지 못하
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다음 플립플롭의 입력으로 연결되어있어서 클락을 주면 우측으로 쉬프트 되는 구조입니다. 실험 시작 후 4clock 후에 출력 A에 1이 입력되어 A->B->C->D->A 순으로 1만 순환하게 됩니다.
⇒ 실험 (4)의 결과도 시간이 부족하여 회로를 구성하
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
Z=R+L, , 이므로 이 식들에 크기를 대입하면 L값을 구할 수 있습니다. 위의 식으로 구한 인덕터의 값은 으로 페이저 영역으로 바뀐 것 이므로 다시 바꿔줘야 합니다.
실험
(1) <그림 18.1(a)>의 회로 (R=1 [k], C=0.01 [uF])를 구성하고 함수 발생
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|