• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,836건

실험의 기본논리에 대한 고찰     1) 실험의 기본원리     2) 실험집단과 통제집단의 구성원리     3) 허위변수와 혼란변수의 통제 원리     4) 불행한 무작위배정에 대한 예방 원리   3. 진실
  • 페이지 10페이지
  • 가격 3,300원
  • 등록일 2011.03.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험집단으로 하고 멀리 떨어진 다른 지역의 주민을 통제집단으로 하면 된다. 또 다른 방법도 얼마든지 있을 수 있다. Ⅲ. 결 론 지금까지 진실험의 기본논리와 진실험의 약점 및 그 보완책에 대해서 알아보았다. 진실험은 내적 타당성면에서
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2011.03.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험의 의의 1. 사회실험의 기초개념 2. 사회실험의 종류: 진실험과 준실험 Ⅲ. 진실험에 의한 정책평가의 논리 1. 전형적인 진실험설계 2. 진실험설계의 구성요소 3. 진실험설계의 정책효과 추정방법 Ⅳ. 진실험의 약점 1.
  • 페이지 7페이지
  • 가격 4,300원
  • 등록일 2010.04.26
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계법   비실험설계의 조사설계를 하는데 있어서 인과관계에 의한 가설을 규정하는 방법을 응용하는 설계 방법이다. 인과관계 설계법은 결과(종속변수)에 대한 관심으로부터 출발한다. 장점 : 논리적으로 타당하게 이야기 구조를 끌어갈
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2005.03.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험집단이나 통제 집단 중 어느 것이든지 선택하도록 하는 방법인데, 이렇게 되는 경우는 준실험의 일종이 되어 준실험의 약점이 새로운 문제로 등장하게 될 우려가 있다. 그런데 준실험의 경우에 있어서는 어떤 설계방법을 택하든지 실행
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2009.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 설계 하였다. 먼저 Q1과 Q2는 Common emitter 로써 2개를 연결하였는데 많은 Gain을 만들어서 Output impedance 와 Input impedance를 만족시키기 위함이다. Q3는 Emitter Follower 로써 아웃풋 임피던스를 낮추기 위해서 설계하였다. R9와 C4는 Gain에 영향을
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2015.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1.Definition of VHDL 2.What & Why HDL? 3.HDL의 종류 4.VHDL’s History 5.Benefits of VHDL 6.Design Automation 7.디지털 논리회로의 설계환경 변천 8.Design Flow 개발환경의 이해 및 실습 - 강의순서 1.Design Entry 2.Project Compilation 3.Project Simulation 4.Device Programming
  • 페이지 56페이지
  • 가격 3,000원
  • 등록일 2006.09.25
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
첫 번째 실험에서는 555D의 입력에 변화가 있을 때 마다 7490의 카운터가 발생했다면, 저항을 바꾼 회로에서는 555D에서 7490으로 입력이 주어질 때만 카운터 된 것을 확인 할 수 있습니다. 실험3. A/D 변환 설계 이 실험은 앞에 실험1,2와 반대로 아
  • 페이지 6페이지
  • 가격 4,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 단순화 기본 연산 논리곱(AND), 논리합(OR), 논리 부정(NOT), 배타적 논리합(XOR)의 4가지 연산 논리곱, 논리합, 논리 부정, 교환, 결합, 분배 법칙의 기본 정리를 제공하며, 이들을 사용하여 각종 형태의 논리 회로를 쉽게 설계할 수 있음
  • 페이지 189페이지
  • 가격 3,000원
  • 등록일 2015.09.16
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험목적 Ⅱ. 본론 1. 열전대의 원리  1.1 제벡 효과(Seebeek effect) 1.2 펠티에 효과(Peltier effect) 1.3 열전대 회로 2. 열전대의 구성 2.1 열전대의 재료 2.2 열전대의 기전력 특성표 2.3 구성재료 2.4 사용온도범위 3. 열전대의 특징 3.1 장점
  • 페이지 16페이지
  • 가격 2,000원
  • 등록일 2012.08.30
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top