• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 8,788건

용량의 양단의 전압 V=V0e-t/RC가 되어 시상수 RC에서 감쇠하고 t→∞에서 0이 된다. 결국 V=V0이라는 정상상태로부터 V=0이라고 하는 정상상태로 변하며, 그 도중의 기간은 정상상태가 아니고 시간적으로 상태가 변화해 간다. 예비 결과
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2011.11.24
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
현상에 대한 심층 분석은 전기 회로의 기본 원리를 밝히는 데 기여하기 때문에 매우 중요하다. 1. 서론 1.1. 연구의 목표 1.2. 기본 이론 1.3. 실험 절차 2. 본론 2.1. 데이터 분석 3. 결론 3.1. 결과 해석 3.2. 논의 3.3. 요약
  • 페이지 5페이지
  • 가격 3,000원
  • 등록일 2025.05.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과를 보면 오차가 0, 3%, 1.8%. 2.2% 로 매우 작은 오차를 보였다. 매우 적은 오차를 보였지만 오차의 원인을 생각해보면 오래된 실험기구들을 들 수 있다. 많은 사람들이 공용으로 사용하다보면 보드의 많이 썼던 부분은 저항이 증가하여
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2013.03.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 측정값과 비교를 하면 차이가 미미하고 거의 같으므로 노튼의 정리가 성립되는 것을 알 수 있습니다. 광전자디스플레이공학과 결과레포트 <노튼의 정리> 1. 목적 2. 이론 3. 실험 내용 4. 결과 5. 결과에 대한 고찰과 나의 견해
  • 페이지 3페이지
  • 가격 3,360원
  • 등록일 2013.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, 키르히호프의 전압법칙이 성립했다. - 크기가 큰 저항에 많은 전압이 인가되는 것을 확인해 전압 분배 법칙을 정확히 알수 있었다. 1. 실험 제목 2. 실험 목적 3. 관련 이론 4. 실험 기기 및 재료 5. 실험방법 6. 실험결과 7. 결론 및 고찰
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2005.12.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
저항과 전류가 일정하기 때문에 직렬회로에서의 전류는 어느 위치에서도 가 성립한다. 3.전압을 변화하였을 때(저항 1㏀ 고정) 표 6-2 Step.14~23 저항이 일정할 때 전압은 전류와 비례관계이다. 1. 실험 목적 2.기본 이론 3. 실험 결과 및 분석
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2012.11.19
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
2. 이론 (1) 검류계의 원리 (2) 검류계로 전류, 전압과 저항 측정하기 (3) Multimeter의 사용법 (4) 저항의 색채기호 읽기 (5) 커패시터의 정전용량(커패시턴스) 값 읽기 3. 실험기구 4. 실험 방법 (양식) 실험 결과 보고서
  • 페이지 11페이지
  • 가격 600원
  • 등록일 2004.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
.) 4. 전압을 측정하자. 5. 실험 결과로부터 AgCl 의 Ksp 값을 구해보고 문헌 값과 비교해 보자. <결과레포트> 1. Abstract & Introduction 2. Data & Results 3. Discussion 4. Reference <예비보고서> 1. 목적과 원리 2. 시약 조사 및 실험 기구 3. 실험 과정
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2004.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 2> Pspice에 구현 (VI1=VI2=0V) simulation 결과 Vo=5v <회로 2> Pspice에 구현 (VI1=5V, VI2=0V) simulation 결과 Vo≒0v <회로 2> Pspice에 구현 (VI1=0V, VI2=5V) simulation 결과 Vo≒0v <회로 2> Pspice에 구현 (VI1=VI2=5V) simulation 결과 Vo≒0v 4장 실험결과 1) BJT
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2011.06.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험결과 [결과분석] A와 B 도선을 연결하면, 결과적으로 common gate amplifier가 된다. 일반적으로 gain은 큰 반면에 이 경우 회로에서 5V 에 걸리는 부하 저항이 매우 크므로 는 매우 작은 값을 가지게 된다. 따라서 Q2 MOS의 가 매우 크게 된다. 실제
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2008.12.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top