• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 10,727건

입력전압을 그대로 따르기 때문에 전압이득은 1에 가깝고 전류이득만 있음 전압이득의 부호가 양의 부호를 가져 위상의 변화가 없음 1. 실험 목적 / 실험장비 2. 이론 개요 3. 실험과정 / 피스파이스 4. 결론 / 토의 및 고찰 5. Q&A
  • 페이지 54페이지
  • 가격 2,000원
  • 등록일 2021.05.25
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연구사 / 1993 <도금.표면처리> / 이주성 / 문운당 / 1999.01.25 Ⅰ. 실험제목 : 전기도금 Ⅱ. Abstract (가) 실험목적 (나) 실험내용 1) Reagent and Apparatus 2) 실험방법 3) 실험결과 Ⅲ. Result and Discussion Ⅳ. Conclusion Ⅴ. 참고문헌
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2008.11.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
trihydrate (Cu(NO₃)₂ · 3H₂O), Iron(Ⅱ) sulfate heptahydrate (FeSO₄ · 7H₂O), Zinc nitrate hexahydrate (Zn(NO₃)₂ · 6H2O) 용액을 준비하고, 3가지의 용액을 24-well plate에 약 2ml씩 실험 제목 실험 목적 실험기구 및 시약 실험방법 이론 예상결과 참고문헌
  • 페이지 6페이지
  • 가격 500원
  • 등록일 2021.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
PSpice 모의실험 - Ch.2 반파 및 전파 정류, 클램퍼 회로 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여
  • 페이지 11페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험] 이현규, 김영석 저 | 충북대학교출판부 [FLOYD 기초회로실험 제9판 - 원리와 응용] David M. Buchla 저 | 도서출판 ITC [오실로스코프 장비 사진] (http://www.testequipmentdepot.com/tektronix/oscilloscope/tds2012c.htm) [오실로스코프 사전적 정의] (https://www.doopedi
  • 페이지 21페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과 (시뮬레이션) PSpice 모의실험 - Ch.3 BJT의 고정 및 전압분배 바이어스 PSpice를 통해 주어진 회로를 구성하여 트랜지스터의 β 값을 계산하라. 또한, 회로의 schematic 및 VB, VE, IE, IC, VC, IB 를 확인하고 해당 표에 포함하여 시뮬레이션 결과
  • 페이지 11페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 의
  • 페이지 5페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 9. 연산 증폭기 및 선형 연산 증폭기 회로 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 각 회로의 Schematic들과 입력-출력전압들의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 단, 두
  • 페이지 10페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
결과의 적절성을 보여라. Freq= 10 kHz, = 20 mV로 하고, 두 주기의 입출력 파형이 출력되도록 설정하시오. Run to time = . (단, 트랜지스터의 제조사에 따라 실제 증폭율과 차이를 보일 수 있음) Schematic (Differential mode) Differential Mode (vi+, vi-, vo1, vo2) Schem
  • 페이지 5페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top