• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 157건

정상적으로 7-segment가 작동하였다. (TTL DATA SHEET에서는 f-15, g-14, a-13, b-12, c-11, d-10, e-9순서로 연결) 이번 실험을 통하여 Decoder, Encoder의 회로를 AND,OR,NOT으로 구성하는 방법과 7-Segment회로가 어떻게 구성되어지는지를 확인할수 있었다. 
  • 페이지 3페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
하므로, A = 5V, B = 0V. D2가 ON 되기 위해서는 A'B=1 이어야 하므로, A = 0V, B = 5V. D3가 ON 되기 위해서는 AB=1 이어야 하므로, A = 5V, B = 5V. 또한, D0=A, D1=B, D2=C, D3=D에 연결이 되어 있으므로, 이걸 토대로 주어진 진리표를 통해서 LED에 켜지는 숫자를 알아
  • 페이지 2페이지
  • 가격 1,500원
  • 등록일 2016.12.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
8 + I9 C = I4 + I5 + I6 + I7 B = I2 + I3 + I6 + I7 A = I1 + I3 + I5 + I7 + I9 2. 디코더 디코더(decoder : 복호기)는 원래 암호를 해독하는 의미를 지니고 있다. 인코더와는 반대로 2진수를 원래의 상태로 변화시켜 주는 회로로 n개의 입력선으로부터의 2진식 정보
  • 페이지 8페이지
  • 가격 3,300원
  • 등록일 2012.12.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
/ 喜重堂 / 1992. 2. 25 / p.93 ~ p.104 ③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.288 ~ p.293 ④ http://blog.naver.com/jinaur?Redirect=Log&logNo=150009035765 1. 목적 2. 이론 3. 사용기기 및 부품정보 4. 실험과정 및 결과예측 5. 참고자료
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
결과에서 6은 1100000, 9는 0001100이 출력되었다. 이것으로 7447이 6과 9를 7 segment로 출력할 때 LED를 하나 더 적게 사용한다는 것을 알 수 있다. 나머지의 출력결과는 진리표와 일치한다. 5. 고찰 이번엔 디코더, 인코더, MUX에 대해 공부하였다. 이전
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2011.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음

논문 3건

encoder/decoder 3장. 2절. 2 BPSK Modulator/Demodulator 3장. 2절. 3 Error Rate Calculation 3장. 2절. 4 Display 3장. 2절. 5 시뮬레이션 BER 값의 결과 비교 3장. 3절 소프트웨어 설계 3장. 3절. 1 Verilog Encoder 3장. 3절. 2 Hamming decoder 3장. 3절. 4 Hamming encoder t
  • 페이지 24페이지
  • 가격 30,000원
  • 발행일 2009.12.08
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
8비트) 그림 3-5. IP 주소의 종류 그림 3-6. 2비트를 서브네팅 주소로 사용한 경우의 subnet mask 표 1-1. 클래스 C IP 주소에서 2비트 또는 3비트를 사용하여 서브네팅 하였을 때의 결과 비교 그림 3-7. IP 패킷 구조 그림 3-8. ARP의 동작 순서 그림 3-
  • 페이지 58페이지
  • 가격 2,000원
  • 발행일 2007.11.24
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
3-2. OLED System Block Diagram 3-3. Data Latch, Parallel / Serial Data Conversion 3-4. Instruction Decoder 3-4-1. Instruction Command Set 3-5. Serial Data Interface 및 DDRAM Controller 동작 3-5-1. Serial Data Interface 3-5-2. Memory Controller 4. 결 론 5. 참고
  • 페이지 18페이지
  • 가격 7,000원
  • 발행일 2008.05.20
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
top