|
회로로 나타낼 수 있다.
3. 설계
- 주파수: 815MHz, 리플: 0.20dB
- 합성의 경우에는 선로의 특성 임피던스 와 전기적 길이 을 입력하고 ‘Synthesis'를 클릭하면 선로의 폭 (W)과 길이를 알 수 있고, ‘Analysis'를 클릭하면 선로의 특성 임피던스 를 전기
|
- 페이지 8페이지
- 가격 2,500원
- 등록일 2010.06.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계절차
Core 선정
1 차 권선수 선정 (Np)
ΔB 값 계산
적정 전압 대비 출력과 회로 방식
Core Size 결정법
AIR GAP 효과
효율적인 권선법
고주파용 변압기의 최적설계
WIRE SIZE 결정
용어의 정의
단위표
자기저항
히스테리시스 곡선과 특
|
- 페이지 24페이지
- 가격 3,000원
- 등록일 2009.11.19
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
(1)3진수 회로
(2)10진수 회로
(3) 최종 결과 회로
3.설계결과
10진수(3진수)
출력파형
ON
1(001)
2(002)
3(010)
4(011)
5(012)
6(020)
7(021)
8(022)
9(100)
4. TROUBLE SHOOTING
문제점
해결방안
회로의 복잡함으로 인한 가격,실용성 문제
☞ 더 간단한 회로를 구성
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2012.09.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로는 안정하다는 결론을 PSPICE 시뮬레이션을 통해 얻을 수 있다.
< 설계 및 시뮬레이션 토의 고찰 >
Feedback 회로 설계를 설계하는 설계 4과제는 주어진 회로도와 소자의 조건을 사용하여 , , , , 와 Feedback 회로를 ‘Breaking the loop’을 적용
|
- 페이지 6페이지
- 가격 4,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
cy(X 축) vs. Vout(Y 축) 을 확인하시오. (Vout Load 는 100pF)
< 설계 및 시뮬레이션 토의 고찰 >
Cascode를 설계하는 설계 2과제는 주어진 회로도와 소자의 조건을 사용하여 , , , , 의 값을 찾아내는 것이 중요하였다. MOSFET에 관한 식(, )과 CMOS 캐스코
|
- 페이지 5페이지
- 가격 4,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|