• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 7,492건

전기저항이 갑자기 감소 실험 9 Detection/Protection Circuit 실험 ◎ 결과 보고서 실험 1 1-3 : V=8V ,, I=V/R=4.7/19=0.25[A] 1-4 : 전류는 더 많이 흐르고 제너전압이 더 빨리 도달 특정 전류 3)을 확인 V=6V ,, 2V더 빨리 도달 D(4.7v)가 5V로 상승 ( 실험결과 ) 2-3 : 시
  • 페이지 7페이지
  • 가격 2,400원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 통하여 회로이론 시간부터 잘 이해 못했던 OP amp 회로의 해석에 대해서도 알 수 있었다. OP amp의 이름대로 전압이 더해지고 빼지는 등의 연산이 op amp를 통과하면서 이루어지는 동작을 실험을 통해 알아볼 수 있었으므로, op amp의 기초적
  • 페이지 12페이지
  • 가격 2,400원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 자체에 영향을 미치지 않는다고 생각하고 무시하였다. 실험 결론 2주차 실험으로 디지털 멀티미터를 사용하여 직·병렬 회로 위의 요소들의 값들을 측정하고, 측정값들을 토대로, 멀티미터의 내부저항을 구해보았다. 전압 측정 시 내부
  • 페이지 5페이지
  • 가격 1,900원
  • 등록일 2020.09.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 순서 및 방법 책에 있는 그림4(다이오드가 하나 있는 직렬회로) 그림5(다이오드가 두 개 있는 직렬회로) 그림6(다이오드가 두 개 있는 병렬회로)의 실험회로를 멀티심으로 연결한 수 저항에 걸리는 전압과 전류를 측정하고 이론적으로 계
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2021.11.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
해 임의로 결정된다. 회로 설계자 입장에서는 초기 Q의 상태를 예측할 수가 없다. 따라서 초기의 상태를 결정하기 위해 입력 신호 외에 별도의 비동기 신호인 SET(Q을 H로)과 RESET(Q을 L로) 신호를 추가하는 경우도 있다. 이 경우 플립플럽은 비동
  • 페이지 3페이지
  • 가격 6,300원
  • 등록일 2017.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로서 두 개의 서로 다른 트리거 전압 값에서 출력상태가 변환된다. 그림 12와 같이 낮은 트리거 전압값(LTL)과 높은 트리거 전압값(UTL)에서 동작한다. 그림 13은 슈미트 트리거의 표시기호를 나타낸다. 3. 실험기구 - 디지털 실험장치 - 오실
  • 페이지 8페이지
  • 가격 1,500원
  • 등록일 2009.09.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 제어하기 위함이다. 3. 설계 <그림 2 실험에 사용 된 회로도> ● = 각조×0.5V+8V = 10.5V ● ● ● = Graph에서 구한다. = 150 ● = 0.66A ● = 10㎌ ● ㎌ ● ● = 1.751V 4. 실험 ▶ 실험 #1 각부의 전압 측정 ● 를 인가 후 각부의 전압을 측정한
  • 페이지 6페이지
  • 가격 500원
  • 등록일 2016.10.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 주파수 응답 어떤 물리량(여기서는 주파수 f)이 변할 때 다른 물리량(여기서는 Vo/V)이 peak 값을 가질 때 공진(resonance)이 일어난다고 한다. RLC 직렬공진회로에서 공진은 , 즉 일 때 일어난다. 따라서 공진주파수는 ▶ 실험 결과 실험 3-1
  • 페이지 9페이지
  • 가격 2,400원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 만들면 이 회로가 Thevenin 등가회로 내부에 걸리는 저항 R이다. → 전원을 떼어 그 자리를 선으로 이은 후 a-b사이의 저항을 측정하기 위해 위와 같이 회로를 정리하고 DMM으로 저항을 측정하여 R를 구한다. 5.3 실험계획 3.1의 계산값 V와 R
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2010.05.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
: 1개 저항 : 가변저항 1MΩ 2개, 100kΩ 2개, 10 kΩ 2개 3. 설계실습 계획서 3.1 Current-Steeing 회로 설계 3.1.1 V_DD=V_CC=10V일 때, 출력 전압 ( I )가 1mA가 되도록 <그림 10.1>과 같은 전류원을 설계하라. 이 때 MOSFET M_1, M_2로는 2N7000을 사용한다. 
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2010.03.28
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top