• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,835건

수에 대한 그래프 ; 입력 RC 회로에 대한 증폭기의 저주파 응답곡선. b) ㏈/octave : 주파수의 두배 또는 절반에 대응. ex) f가 100㎐에서 200㎐로 증가 : 1 옥타브. f가 100㎐에서 50㎐로 감소 : 1 옥타브. -20㏈/decade -6㏈/octave -40㏈/decade -12㏈/octave (4) 입
  • 페이지 22페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 입력과 접지 부분을 설정한다. 2) 출력하고자 하는 주파수 값을 FREQUENCY 조절기로 설정한다. 3) RATE 조절기를 사용하여 주파수의 지속적인 감쇄나 증가를 조절한다. 4) AMPL조절기를 사용하여 출력 전압을 설정한다. 5) 오실로스코프를 이
  • 페이지 21페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 1. 관련 이론(Theoretical Background ① Thevenin's theorem 회로이론에서는 테브난 등가회로는 두 개의 단자를 포함한 전압원, 전류원, 저항의 어떤 조합도 하나의 전압원과 하나의 직렬저항으로 변환시켜 전기적 등가를 설명했다. 교류시스템
  • 페이지 16페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Chapter 1. 관련 이론(Theoretical Background) ◎ 연산 증폭기 (Operational Amplifier) 그림1.a - 이중 연산 증폭기 그림1.b - 연산 증폭기 연산 증폭기는 집적회로(IC) 칩이며 하나의 작은 패키지 형태로 되어 있는데 25개의 트랜지스터와 12개의 저항이
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
표지 양식 년도-학기 2020 년 2학기 과목명 전자회로실험 LAB번호 제목 1 소신호 공통 이미터 증폭기 실험 일자 2020년 10 월 14일 제출자 이름 제출자 학번 Chapter 1. 관련 이론 1.NPN BJT 소신호 증폭기의 종류 - 공통 이미터 증폭기 이미터가 신호 접지
  • 페이지 10페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PSpise 모의실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
관련 이론 토 글 스위치 사람이 일단 수동 조작을 하면 반대로 조작할 때까지 접점의 개폐상태가 유지되는 스위치 1. 설계 목적 2. 관련 이론 3. 회로도 4. 소요 부품 5. 역할 분담 및 제작 일정
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2010.05.27
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
L): TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할때 사용. DC OFFSET(PULL): 출력신호에 양 또는 음의 DC 성분을 첨가할 수 있다. OUTPUT: 주 출력이 출력 임피던스 50Ω으로 출력되는 BNC 단. AMPLITUDE: 출력신호의 레벨을 0에서 -2
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2011.06.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0 (b)AND입력1 입력2 출력 0 0 0 0 1 0 1 0 0 1 1 1 (c)OR 입력1 입력2 출력 0 0 0 0 1 1 1 0 1 1 1 1 (d)NAND입력1 입력2 출력 0 0 1 0 1 1 1 0 1 1 1 0 (e)NOR입력1 입력2 출력 0 0 1 0 1 0 1 0 0 1 1 0 (f)Exclusive-OR입력1 입력2 출력 0 0 0 0 1 1 1 0 1 1 1 0 (2)데이터 시트에서 74LS04, 74LS08,
  • 페이지 3페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
사용하고 오전오후 표시는 2진으로한다. 각자리가 한번 모두 카운트 된 후 다음 상위단계가 카운트되도록 조건을 준다. 1. 설계목표 2. 전체 시스템 개요 3. Counter 4. Flip Flop 5. 블록별 회로설계 6. Timing Diagram 7. 설계 후기
  • 페이지 28페이지
  • 가격 1,000원
  • 등록일 2010.06.07
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top