|
게이트를 3개의 NAND 게이트로 대치하여 그림 8-5의 회로를 변경하고 보고서에 제공된 여백에 새로운 회로를 그려라.
6. 실험순서 5의 회로를 구성하라. 입력의 모든 조합을 테스트하여 보고서 표 8-3의 진리표를 완성하라. 회로를 올바르게 구성
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트
두 개의 입력 단자에서 같은 입력이 주어지면 0이 출력되고, 서로 다른 내용이 입력되면 1이 출력된다. 이 게이트는 서로 배반적인 논리곱이 다시 논리합으로 결합되는 A' B + AB' 관계이므로 배타적 논리합과 같다.
스위치를 사용한 XOR
|
- 페이지 5페이지
- 가격 800원
- 등록일 2008.12.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라.
6. 실험 내용 및 결과
(1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을 가진 1kHz 구형파를 Vi에 연결한다. 입력전압 Vi와 출력전압 Vo를 각각 Ch1과 Ch2에 연결하고 DC coulping mode에서
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트 중 1개를 선정하여 그림의 Exclusive-OR 게이트 회로를 구성한다. 7486의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣고 3번 핀에서 출력을 관찰한다. 입력의 상태를 표와 같이 변화시키면서 출력 상
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.12.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트 회로가 정상작동함을 의미한다. 이로써 multisim 프로그램을 통해 간단한 회로를 구성하여 가상으로 사용해 볼 수 있었다. 2학년 1학기, 첫 전공 수업을 들으며, 과제들을 통해 여러 논리와 게이트들을 이해하고, multisim프로그램을 처음으
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 기호) (논리식) (진리표)
◆ 7402의 핀 배치도
6. NAND 게이트
NAND 게이트는 NOT 게이트 바로 뒤에 AND 게이트가 이어지는 것 같이 동작합니다. 두 개의 입력 모두가 "참"인 경우에만 출력이 "거짓"이 되고, 그렇지 않은 경우는 모두 "참"입니다.
|
- 페이지 5페이지
- 가격 500원
- 등록일 2007.09.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0으로 변할 때)가 입력 전압이 1에서 0으로 변할 때(출력 전압이 0에서 1로 변할 때)보다 지연 시간이 더 길다.
(4) 게이트를 사용하여 만든 2x4 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 2x4 회로도를 설계하라.
디코더는
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
A=1, B=1, C=0
출력 = 1
A=1, B=1, C=1
출력 = 1
C. (7) 3입력 논리회로 Y=ABC
A=0, B=0, C=0
출력 = 0
A=0, B=0, C=1
출력 = 0
A=0, B=1, C=0
출력 = 0
A=0, B=1, C=1
출력 = 0
A=1, B=0, C=0
출력 = 0
A=1, B=0, C=1
출력 = 0
A=1, B=1, C=0
출력 = 0
A=1, B=1, C=1
출력 = 1
C. (9) 4입력 OR 게이트 Y = A+B
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.10.25
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
<555 Timer와 논리 게이트를 이용한 회로도>
<A, B입력과 출력 파형>
|
- 페이지 1페이지
- 가격 1,000원
- 등록일 2010.02.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트를 함께 묶고 이를 공통으로 풀업저항을 사용하면 출력특성이 AND 동작이 이루어진다. 이를 와이어드 AND 회로라 한다. 그림 3.2를 논리식으로 표현하면 식(3-1)과 같이 된다.
Y =Y1 Y2 Y3
=AB CD EF
식(3.1)에서 마지막 항은 각 변수에 OR를 취한뒤
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|