|
빵판(Bread Board)에 <그림 1>과 같은 회로를 구성한다. (실험 시 5kΩ의 저항이 없어 4.7kΩ의 저항으로 대체하여 실험을 하였다.)
2. 파워서플라이의 전압을 10V에 맞춘 상태에서 Voc와 Rth의 값을 테브난의 정리를 이용하여 구한다.(<그림 2>
|
- 페이지 10페이지
- 가격 2,300원
- 등록일 2013.08.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
발표는 첫째, 테브난의 정리 탄생 배경, 둘째, 실험 목적, 셋째 사용 기기 및 재료, 넷째, 테브난의 정리 실험 이론. 끝으로. 질문과 답변 순으로 하도록 하겠습니다.
1857년에 태어난 테브난은 1883년에 테브난 등가 회로를 제안 하였고, 이 이
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2007.11.30
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정리
전류를 측정하여 기입하라.
1) 그림 8-6 회로를 구성하고 a, b두 단자를 단락시켜 이 두 단자 사이를 흐르는 전류를 측정하라.
그림8-6
2)그림 8-6 회로에서 전압원을 제거하고 (이를 단락시킨 후) 단자 a, b 사이에 표 8-1과 같은 여러 가지 저항
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2003.12.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
.
(5) 10[mA] 전류원에 100[Ω]을 연결하였더니 이 저항에 9.99[mA]가 흘렀고, 1[㏀]의 저항을 연결하였더니 9.9[mA]의 전류가 이 저항에 흘렀다고 하면 전류의 내부 저항은 얼마인가?
풀이=>
, , , Ω
, , . 1. 실험 목적
2. 내용 정리
3. 예비과제
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.08.05
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
형 소자들로만 이루어진 회로로 저항의 변화가 없을 때 전압과 전류가 서로 비례 하는 회로를 말한다. 테브난 정리의 경우 원래의 회로를 전압원과 합성저항으로 간단하게 등가회로 를 구성하는데 회로가 선형회로이어야 원래 회로의 합성저
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2015.04.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|