 |
예비타당성 조사제도의 시행
Ⅱ 본론(대규모 투자사업 관리체계의 혁신)
1. 총사업비 관리제도의 업그레이드
2. 예비타당성조사 제도의 발전
3. 예비타당성조사제도 회피를 방지하기 위한 대책
4. 타당성 재검증제도의 내실화
|
- 페이지 10페이지
- 가격 2,500원
- 발행일 2009.06.16
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
및 과정
3장. 개념설계 및 상세설계
3장. 1절 시스템블럭도
3장. 2절 관련기술분석 및 하드웨어 설계
3장. 2절. 1 전체회로도
3장. 2절. 2 MCU(ATmega128)
3장. 2절. 3 입출력 포트
3장. 2절. 4 입출력 포트를 제외한 나머지 Pin
3장. 2절. 5 DS1302
|
- 페이지 29페이지
- 가격 30,000원
- 발행일 2009.12.07
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
설계하여 chip 및 처리속도에서 만족할 수 있는 데이터를 갖도록 하였다. 향후과제는 이 결과값을 기본으로 하여 25000컬러 구현에 필요한 시스템 구현 및 Panel 구동에 필요한 Analog Circuit를 목표로 한다.
References
[1] KETI 주간전자정보 “ 유기EL개
|
- 페이지 18페이지
- 가격 7,000원
- 발행일 2008.05.20
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
회로도 및 도면 11
4.1 조작부 11
4.1.1 전체 11
4.1.2 ATmega128 12
4.1.3 JTAG Port 13
4.1.4 Power(+3.3v) 13
4.1.5 RF(Zigbee) 14
4.1.6 TFT-LCD 14
4.2 동작부 15
4.2.1 전체 15
4.2.2 ATmega128 16
4.2.3 RF(Zigbee) 17
4.2.4 Servo
|
- 페이지 23페이지
- 가격 3,000원
- 발행일 2010.03.24
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
및 제작, 충남대학교 석사학위논문, 1999
[2] 류준규, IMT-2000용 Fractional-N PLL 모듈 설계 및 제작, 충남대학교 석사학위논문, 2001
[3] 지충호, DDS/PLL Hybrid 광대역 주파수 합성기 설계 및 제작, 충남대학교 석사학위논문, 2005
[4] 이기정, 직접디지털 합
|
- 페이지 35페이지
- 가격 3,000원
- 발행일 2008.03.04
- 파일종류 한글(hwp)
- 발행기관
- 저자
|