|
회로를 꾸미고 전압 및 전류를 측정하였지만 이번 실험에서는 함수발생기와 오실로스코프를 주로 사용하여 실험을 진행한다는 것을 알 수가 있었다. 여러 시스템에서 그 시스템에 따라 독특하게 변환되어 신호가 나타난다는 것을 이론을 정
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2006.06.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결 실험: 두 개의 커패시터를 병렬로 연결한 회로를 설정한 후. 다시 한 번 측정 도구를 사용하여 전체 커패시턴스 및 전압을 측정한다.
2. 주파수에 따른 Xc의 변화 실험:
커패시터를 회로에 연결하고, Xc(커패시터의 리액턴스) 값을 주파수에
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2024.02.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전압 파형, 전압 부하전류 및
맥동률을 측정하여 기록한다.
4. C에 충전되어 있는 전하를 방전시킨 다음에 R 값을 2kΩ으로 바꾼 후, R 양단의 전압 파형, 전압, 부하전류 및 맥동률을 측정하여 기록한다.
(2)Voltage Doubler
그림 7 Voltage doubler 회로
1.
|
- 페이지 3페이지
- 가격 600원
- 등록일 2020.11.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 교류를 직류로 만드는 처음 단계이다. 따라서 부하에 공급된 직류전력의 교류입력전력에 대한 비율을 정류회로의 효율로 정의한다. 다이오드를 전압 의존형 저항이라 생각하면
⑤
이 되는데, 여기서
⑥
이다. 이 전류의 직류성분은
⑦
|
- 페이지 4페이지
- 가격 700원
- 등록일 2008.12.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도>
<시뮬레이션>
v0=10p-p
2. 미분기
①10KHZ
<회로도>
<시뮬레이션>
v0=35mV
②1KHZ
<회로도>
<시뮬레이션>
v0=88mV
③30KHZ
<회로도>
<시뮬레이션>
v0=3.768V
<표11-1>연산 증폭기 적분기
입력 주파수
출력전압 Vp_p
(측
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2006.12.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항에 의해서만 제한되고, 이 저항값은 보통 매우 낮기 때문에 초기 전류가 매우 높게 되는데, 이것을 서지전류라고 한다. 이는 서지저항으로 제어 할 수 있다. 다음 그림과 같이 서지저항은 부하저항에 비해 상대적으로 작은 값으로 함으로
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2004.05.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
단위질량 추를 바깥쪽으로 이동시킨후 그 위치를 기록한다.
9) 다시 전류천칭에 전원을 공급하고 7)과 같이 하여 전류 값을 기록한다.
10) 실험 7),8),9)를 여러번 실시한다.
11) 필요시 헬름홀츠 코일의 전압을 높인 후 실험 2)~9)를 반복한다.
|
- 페이지 2페이지
- 가격 1,200원
- 등록일 2011.03.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 통한 위상천이는 90o에 접근.
그림 5 RC 회로에서 위상각 대 주파수.
그림 6 입력 RC 회로에서 베이스 전압의 위상은 중간영역 주파수
이하에서 입력 신호전압의 위상보다 만큼 앞선다.
(5) 출력 RC 회로
그림 7 (a) 출력결합 커패시터 C3와
|
- 페이지 22페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 의
|
- 페이지 5페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 9. 연산 증폭기 및 선형 연산 증폭기 회로
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 각 회로의 Schematic들과 입력-출력전압들의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 단, 두
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|