|
실험개요>
① 과 저항 은 앞의 실험과 동일하게 준비하고, 10kΩ의 가변저항을 준비한다.
② 10kΩ 가변저항의 저항값을 Multi-meter를 이용하여 측정한다.
③ Multi-meter를 이용하여 의 값과 값을 같게 조절한다.
④ Bread board에 전압원과 가변저항,
|
- 페이지 8페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
time constant와 의 값을 각각 측정하시오.
2배인 경우: time constant = 0.02ms 0.5
배인 경우: time constant = 0.005ms 2
[그림 5] [그림 6] [그림 7]
[그림 8] 1. 실험목적
2. 실험이론
3. 기기 및 부품
4. 실험과정 및 예상되는 결과
|
- 페이지 6페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험으로는 RLC회로에서 KCL법칙이 성립하는지에 대한 실험이었다. 병렬 연결된 RLC와 인덕터, 커패시터에 연결된 저항의 전압을 측정하여야 했다. 처음에 이론값을 구하기 위해서 수기계산을 하였는데, 계산과 측정값의 오차가 너무 크게 났기
|
- 페이지 6페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
터회로에 대한 실험으로 입력 신호의 고주파 성분이 어느 정도 차단된다는 것을 실험을 통해 입증하였다. 이 회로의 출력을 다시 같은 저역통과 필터를 통과시키면 입력의 고주파 성분은 거의 차단될 수 있을 것이다. 실제 회로에서 이러한
|
- 페이지 7페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
, 파형에 따라서도 같은 연산결과를 출력해준다. 입력전압의 주파수를 변화시키면 어느 정도 이상 커질 시 출력파형의 크기가 감소하는 것을 확인할 수 있었다. 1. 실험과정 및 실험결과
2. 실험결과 분석
3. 실험 결론
|
- 페이지 8페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험은 KVL/KCL 법칙을 확인하는 실험이다. 각 회로에 대하여 저항에 흐르는 전류와 전압을 측정하여 KVL법칙 과 KCL 법칙을 확인하는 간단한 실험이었다.
실험도중 멀티미터의 측정도구의 문제가 있어 측정이 안 되는 경우가 있었다. 실험 전에
|
- 페이지 7페이지
- 가격 1,900원
- 등록일 2020.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2. 결과분석
(1) 추의 질량 변화에 따른 가속도 변화 확인
그래프 1-1, 1-2, 1-3은 모두 글라이더의 질량 m은 고정하고 추(추걸이 포함)의 질량 M을 변화시켜가며 실험한 값을 이론값과 비교하여 나타낸 자료이다. 그래프 1-1에서는 실험값의 평균
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2024.07.15
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이번 실험은 2장 일반 논리 게이트 응용 실험과 함께 진행 하였는데 앞 장의 결과 보고서에도 기술했듯이 처음에 브레드보드를 다루는 것과 회로를 구성하는 것이 익숙지 않아서 여러 개의 회로를 구성하고 빼고 했어야 해서 시간이 상당히
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이번에는 래치와 플립플롭에 대해서 배우고 실험을 했는데, 디지털공학 수업을 듣지 않고 실험을 했더라면 정말 힘들었을 것 같은데 이론자체가 상당히 어렵고 래치와 플립플롭의 종류도 다양해서 많이 헷갈리기 때문이다. ◈ 실험 결과
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4~12장까지의 실험
(1) Figure 3.5의 Y2 논리식, 회로도, 사진, 진리표.
논리식 = B\' ∙ ( A⊕ C ) + ( ( A ⊕ C ) ⊕ D ) ∙ B
2. Figure 3.5의 Y2의 little m notation.
F = ∑m(2,3,5,6,8,9,12,15)
3. Karnaugh map과 minimize논리식
4. Minimize된 회로
|
- 페이지 18페이지
- 가격 2,500원
- 등록일 2013.04.01
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|