|
1. 목적 및 배경
2. 부품 및 사용기기
3. 유용한 공식
4. 실험절차
5. 결 론
6. 실험 단계별 회로도 및 입출력 파형
7. 실험 27의 데이터
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.04.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
LOUUS NASHELSKY 저
전자 회로 설계 - 연규호 저
http://blog.naver.com/earthshake/150029056492
전파 정류
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
전자 회로 설계 - 연규호 저
http://blog.naver.com/earthshake/150029056694
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
데브난의 정리(Thevenin’s Theorem)와 노튼의 정리(Norton’s Theorem)를 이해하고, 잡한 회로를 단순화시키는 두 정리를 실험적으로 확인함으로써 복잡한 회로에 대한 분석 능력을 키운다.
임의의 회로에서 데브난(Thevenin)의 등가회로를 이용한 계산
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2010.01.29
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
기초전기전자공학실험
→ 곽경섭외 (주)교학사
디지털회로실험
→ 배명진외 에드텍 멀티미터의 사용법
Ⅰ. 실험목적
Ⅱ. 관계이론
Ⅲ. 실험방법 (일반멀티미터)
Ⅲ. 실험방법 (디지털멀티미터)
Ⅳ. 예상실험결과
Ⅴ. 참고문헌
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2002.04.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험실 http://imal.cnu.ac.kr
-서울대학교 컴퓨터 전자공학부 nml.snu.ac.kr
-목원대학교 전자공학과 홈페이지
-<박막 프로세스의 기초> ,김원찬 저 ,피어슨에듀코리아, 2000년 1.박막공정
1.1. 박막공정의 정의
1.2. 박막공정의 과정
2. 세척
|
- 페이지 56페이지
- 가격 3,000원
- 등록일 2007.09.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전자가 고정된 핵 주위를 반지름 의 원궤도 상에서 움직인다는 가정에 기초한다. 수소의 원자 전체 에너지는 다음과 같은 식으로 표현할 수 있다.
이 식에 다음과 같은 식들을 대입해보자
즉, 이론적인 리드베리 상수는 임을 알 수 있다.
실험
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2013.07.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
물리학』,인하대학교 출판부, 2001.
David Halliday, Robert Resnick, 『물리학 총론』, 1987, 김종오 역
Arthur Beiser,현대 물리학,교보 문고,1998. 1.실험 제목
2.실험 날짜
3.실험 목적
4.실험 장치 및 부품
5.실험 이론
6.실험 방법
7.예비 고
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2007.12.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전자회로를 동시에 반도체공정으로 생산 가능 하고 저가의 다량 생산 공급이 가능하여 보편적인 용도의 자기장센서로 가장 많이 보급되어 있다.
3. 참고문헌
Fundamentals of Physics (6th Edition) Halliday / Resnick / Walker
http://phya.yonsei.ac.kr/~phylab/
사
|
- 페이지 5페이지
- 가격 800원
- 등록일 2010.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로, 또는 방법이 틀렸다면 왜 틀렸다고 생각하는가? 무엇을 배웠고 무엇을 느꼈는가?
설계실습이 비교적 잘 된 편이라고 생각한다. 모든 실험에 있어서 결과값의 오차가 저항의 허용오차 범위 내외였으며 예상값과 결과값이 거의 비슷하였
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.03.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4~12장까지의 실험
(1) Figure 3.5의 Y2 논리식, 회로도, 사진, 진리표.
논리식 = B\' ∙ ( A⊕ C ) + ( ( A ⊕ C ) ⊕ D ) ∙ B
2. Figure 3.5의 Y2의 little m notation.
F = ∑m(2,3,5,6,8,9,12,15)
3. Karnaugh map과 minimize논리식
4. Minimize된 회로
|
- 페이지 18페이지
- 가격 2,500원
- 등록일 2013.04.01
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|