 |
전자 공학과,
IDEC News Letter Octorber, vol.23, no. 5, p.16 ~ p.17 2003.
<6> 최 평 Pspice 기초와 활용 - 북두 출판사 2000 p.477 ~ p.479 VCO .
<7> 윤 정 배, “두 개의 DLL을 이용한 pulse shrinking delay line 제어회로”, 인하대 대학원 (2004) 석사 논문 , 국회도서
|
- 페이지 28페이지
- 가격 3,000원
- 발행일 2010.02.22
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
회로 설계 과정, RS-232 통신 문제 등 이런 문제들을 해결하기 위해 인터넷에서 조사한 회로를 보고 우선 회로에 대해 분석해보기로 했다. 그러나 RS-232 직렬통신, ZeeBee 무선통신, 조도 센서 설계와 소프트웨어 설계 등 정규 교육 과정에서 배운
|
- 페이지 29페이지
- 가격 30,000원
- 발행일 2009.12.07
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
회로
KA4558 (Dual Operational Amplifier)
그림 46. 4558 데이터 시트
5.2 Clean Boost - 클린 부스트
그림 47. Clean Boost 전체 회로
5.3 Fuzz - 퍼즈
그림 48. Fuzz 전체 회로
5.4 Delay - 딜레이
그림 49. Delay 전체 회로
PT2399 (Single Chip Echo Processor IC)
그림 50. PT2399 PIN 배
|
- 페이지 33페이지
- 가격 7,000원
- 발행일 2012.12.13
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
회로내장, 리튬폴리머전지
ㆍ5.6 x 24 x38mm의 소형사이즈, 무게 10g, Cell 3.7V/500mA
ㆍ소형이면서 대용량
ㆍ직·병렬연결하시면 대용량으로 로봇제품에 사용하기 가장적합한 제품
3.1.8 무선모듈 XBee Pro
[표 3-9] 무선모듈 Xbee Pro
사 진
내 용
ㆍISM 2.4 GHz
|
- 페이지 23페이지
- 가격 3,000원
- 발행일 2010.03.24
- 파일종류 한글(hwp)
- 발행기관
- 저자
|
 |
회로의 특성을 미리 알아보기 위해 National Semiconductor사에서 제공하는 시뮬레이션을 이용하여 특성을 알아보았다. 아래에 보이는 그림 4.5, 4.6, 4.7이 각각 Lock time analysis, Phase noise, Bode plot를 나타내는 그림이다.
그림 4.5 Lock time analysis
그림 4.6 Ph
|
- 페이지 35페이지
- 가격 3,000원
- 발행일 2008.03.04
- 파일종류 한글(hwp)
- 발행기관
- 저자
|