|
논리적인 처리로 정확한 결과 도출
- 중략 - 제1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장
|
- 페이지 76페이지
- 가격 9,900원
- 등록일 2019.06.05
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리적인 처리로 정확한 결과 도출
- 중략 - 제1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장
|
- 페이지 76페이지
- 가격 9,000원
- 등록일 2018.05.28
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리적인 처리로 정확한 결과 도출
- 중략 - 제1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장
|
- 페이지 76페이지
- 가격 9,000원
- 등록일 2018.06.14
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리적인 처리로 정확한 결과 도출
- 중략 - 제1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장
|
- 페이지 76페이지
- 가격 9,000원
- 등록일 2018.12.11
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회로
제 6 장 순서논리회로
제 7 장 레지스터와 카운터
제 8 장 기억장치와 PLD
- 각 장별 출제예상문제 및 해설 -
|
- 페이지 68페이지
- 가격 7,500원
- 등록일 2012.06.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리설계(logic design) 단계: 논리회로를 만들기 위해 논리소자들을 연결시키는 단계
- 중략 - 제 1 장 컴퓨터와 디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회
|
- 페이지 29페이지
- 가격 6,000원
- 등록일 2021.04.19
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리설계(logic design) 단계: 논리회로를 만들기 위해 논리소자들을 연결시키는 단계
- 중략 - 제 1 장 컴퓨터와 디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회
|
- 페이지 29페이지
- 가격 5,500원
- 등록일 2019.05.14
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리설계(logic design) 단계: 논리회로를 만들기 위해 논리소자들을 연결시키는 단계
- 중략 - 제 1 장 컴퓨터와 디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회
|
- 페이지 29페이지
- 가격 5,000원
- 등록일 2018.05.23
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합회로를 디코더(decoder)라 한다. 디코더는 보편적으로 사용되는 집적회로이다. 디코더는 입력변수들에 인가된 코드를 변환하여 출력코드를 제공하는 조합논리회로이다.
인코더(encoder)는 디코더와 반대되는 기능을 수행한다. 디코더는 n개
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 목적
조합논리 회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.
2. 설계실습 계획서
10-3-1 3.1.1 전가산기 설계
(A) 전가산기에 대한 진리표를 작성하여라
≪ 표 ≫
(B) Karnaugh 맵을 이용하여 간소
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2015.07.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|