|
중앙 처리 장치의 기본 구조
범용 레지스터, 특수 레지스터, 명령어 수행
레지스터 전송
직렬 전송
병렬 전송
명령어 세트
주소 지정 방식
데이터 전송을 위한 간단한 컴퓨터 설계
RISC와 CISC
파이프 라인 1. 중앙 처리장치의 기본 구
|
- 페이지 74페이지
- 가격 3,300원
- 등록일 2006.03.28
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
해 처리될 데이터는 레지스터 혹은 주기억장치로부터 ALU로 입력되고, 그 결과는 일반적으로 레지스터 중의 하나에 저장된다.
- 산술 연산장치 : +, -, , 의 4칙 연산을 수행한다.
- 논리 연산장치 : AND, OR, XOR, NOT 등의 논리연산을 수행한다.
- 시
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2004.05.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
CPU(중앙처리장치)의 정의
Ⅲ. CPU(중앙처리장치)의 구조
Ⅳ. CPU(중앙처리장치)의 분류
1. CISC(Complex Introduction Set Computing)
2. RISC(Reduced Instruction Set Computing)
3. 슈퍼 파이프 라인(Super Pipe Line)
4. 슈퍼 스칼라(Super Scalar)
Ⅴ. Intel(인텔) CPU(중앙
|
- 페이지 14페이지
- 가격 5,000원
- 등록일 2009.03.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
활용, 이상부, 진영사, 1998
김중한, 마이크로프로세서, 정익사, 1999 Ⅰ. 서 론
Ⅱ. 본 론
1. 중앙처리장치
2. 중앙처리장치(CPU)의 종류
3. 중앙처리장치의 구조
4. 제어장치
5. 연산장치
6. 레지스터
Ⅲ. 결 론
* 참고문헌 *
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2010.05.19
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
CPU(중앙처리장치)의 개념
Ⅲ. CPU(중앙처리장치)의 구조
1. 레지스터(Register)
2. 스택(Stack)
3. 마이크로 코드(Micro Code)
4. 캐시(Cache)
1) 레벨 1 캐시(Level 1 Cache)
2) 라이트 & 백 캐시(Write & Back Cache)
3) 레벨 2 캐시(Level 2 Cache)
5. FPU(Float Processing Un
|
- 페이지 15페이지
- 가격 6,500원
- 등록일 2009.03.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|