|
제10장 분석 및 설계문제 --< 힌트 >--
10.1
10.2
10.3
10.4
10.5
10.6
10.7
10.8
10.9
10.10
10.11
10.12
10.13
10.14
10.15
10.16
10.17 1. 데이터 통신
2. 직렬 I/O
3. EIA RS-232 직렬 인터페이스 표준
4. PC16550D UART
5. 모뎀
6. 에러 검출 및 정정
|
- 페이지 16페이지
- 가격 2,300원
- 등록일 2002.11.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
및 OSI, 홍릉출판사
박승섭·이규남, Ad-hoc 무선망에서의 TCP 프로토콜 성능 분석
이병관, 알기 쉬운 컴퓨터 네트워크
연우, 네트워크 기초이론 - 이더넷과 패스트 이더넷
정화자, 김영천 옮김(1999), 알기쉬운 데이터통신 및 네트워크, 시그마프레
|
- 페이지 11페이지
- 가격 5,000원
- 등록일 2009.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
직렬 포트 (RS-232)
2.1 RS-232의 신호 레벨 결정
2.2 PC의 신호 레벨의 조절 ( MAX232 )
2.3 전압 레벨
2.4 MAX232와 PC직렬 포트와의 연결
3.1 1.8432MHz 의 오실레이터 사용
3.2 HBE-DTK-20k240 FPGA 트레이닝 키트
3.3 VHDL로 구현한 IrDA ver 1.0의 Encoder/Decoder 프
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2002.11.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회선파괴 (Line Failure)
Ⅱ. 오류발생 시 오류검출 및 정정방안
1. 오류검출방식
1) 패리티검사 (Parity check)
2) 블록합검사 (Blocksum Check)
3) 순환중복검사 (Cycle Redundancy Check)
2. 오류정정방식
1) stop N wait ARQ
2) Go back N ARQ
3) 선택적 재전송 ARQ
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2011.09.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
에러 검출 및 정정 코드
3.1 패리티 비트(parity code)
정보 비트에 1비트 여유 비트를 부가하여 전체 비트 중에서 1 또는 0의 개수를 홀수나 짝수로 하여 오류 검출을 할 수 있도록 만든 코드이나 전송 중에 두 비트가 동시에 변한다면 에러 검출이
|
- 페이지 13페이지
- 가격 1,000원
- 등록일 2003.11.25
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|