|
오실레이터는 8MHZ혹은 1MHZ아무거나 상관없습니다.
분주부터 7447을 통한 7-세그먼트 출력까지 모든게 다 되있습니다.
컴파일 후 바로 인스톨 해서 확인해 보시면 됩니다. 없음
|
- 페이지 1페이지
- 가격 3,000원
- 등록일 2009.07.07
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기말 텀프로젝트로 만든것입니다.
여타 레포트 싸이트에서 받는 자료는 대부분 VHDL을 이용한 것인데
이것은 블록 다이어그램을 이용한 회로 구성 파일들을 통째로 압축했습니다.
알람/달력/초시계/오전오후기능이 모두 가능합니다.
모듈
|
- 페이지 1페이지
- 가격 3,000원
- 등록일 2009.07.07
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
FPGA보드 사용은 쿼터스로 스키메틱 회로를 그리고 아래와 같이 핀 맵핑을 하였다.
Input은 스위치 1번부터 9번까지 사용하였으며 아웃풋은 7-Segement[0]을 사용하였고 사진은 Reference에 첨부하였다.
실험3)
8 by 3 Encoder 을 제작하는 실험으로 74ls148을
|
- 페이지 26페이지
- 가격 1,400원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
FPGA보드 사용은 쿼터스로 스키메틱 회로를 그리고 아래와 같이 핀 맵핑을 하였다.
Input은 스위치 1번부터 9번까지 사용하였으며 아웃풋은 7-Segement[0]을 사용하였고 사진은 Reference에 첨부하였다.
실험3)
8 by 3 Encoder 을 제작하는 실험으로 74ls148을
|
- 페이지 27페이지
- 가격 3,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
쿼터스 또한 나노단위의 딜레이 말고는 정확했다. 작성한 회로와 보드 작동 또한 정확했기에 ‘AB + AB = A B’식이 알맞음을 보였다.
5.실험5
A.Data
QuattusⅡ시뮬레이션
Altera De2 board 동작사진
B.Discussion
이번 실험 주어진 최소항들의 합()을 카르노
|
- 페이지 22페이지
- 가격 1,200원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|