• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 5,290건

직렬로 연결되었는지 확인하여라. 확실하지 않으면 실험조교에게 회로를 점검받는다. 총 전류를 측정하고 <표 7-2>에 기록하여라. 5) 각 저항에 걸리는 전압을 측정하여라. 만약 저항들이 병렬로 올바르게 연결되어 있다면 각 저항에 걸리
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 PSpice로 시뮬레이션하고 결과를 표에 기록했다. Rs Im Is 10[Ω] 10[mA] 90[mA] 5. 기타 [3. 실험-1]에서 전압분배기 실험의 이론값을 따로 계산해보았다. RMt 0(연결하지 않음) 100[Ω] 200[Ω] 300[Ω] 1[KΩ] V 1[V] 2[V] 3[V] 4[V] 11[V] [3. 실험-2]에서 전류분류
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2020.07.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 저항 RTh와 전압원 VTh의 직렬 연결된 등가회로로 바꿀 수 있음을 의미한다. 여기서 VTh는 단자 ab의 개방회로의 전압이고는 RTh는 독립 전원은 단락, 독립 전류원은 개방시 단자 ab에서 들여다 본 전체 저항을 말하는 것이다. Chapter2. 실험
  • 페이지 11페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 연결을 한다. (전류가 최소일 때, CC LED가 켜지게 되고, 전압이 떨어져 있게된다.) 6)전류 조절기로 천천히 전류를 올려준다. (처음 조절한 전압수치까지 도달하게 되면 CV LED가 켜짐) 7)실험을 진행한다. 4.주의사항 잘못된 회로 같은 경우
  • 페이지 21페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험): Multisim 사용한 모의 실험(시뮬레이션) ■ 모의실험회로 1 : - 모의실험 결과 그래프 및 표 : Multisim을 이용한 시간영역에서의 저역통과필터의 주파수 특성 측정 결과 주파수 [Hz] 입력 전압 첨두간 전압[V] 출력 전압 첨두간 전압[V] 전압
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2016.05.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이론, 문운당 윤현민·이형기(1995) : 기초반도체공학 일렉트로닉스 : MALVINO, 대영사 김태중 : 일반전자공학실험, 상학당 이성호·최창규 역 : 전자회로실험, Pearson International Edition 5th ed 조세황(1996) : 최신 전자 회로, 진영사 Greg Parker, 김종
  • 페이지 7페이지
  • 가격 5,000원
  • 등록일 2009.03.18
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. 그림 6. 인덕터의 합성 (a)직렬합성, (b)병렬합성. * 출처 : 지일구, 엄상오 공저「전기 전자 기초 및 제어」기전연구사, 2001. 이병기, 기초회로실험 (교재) 1. 인덕터 개요 2. 인덕터 성질 3. 각종 인덕터 4. 인덕턴스값의 조정
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2006.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험값 오차(%) 5㏀(직렬) 5㏀(병렬) 10㏀ 5㏀(직렬) 5㏀(병렬) 10㏀ 5㏀(직렬) 5㏀(병렬) 10㏀ 전류 0.6㎃ 0.4㎃ 0.2㎃ 0.597㎃ 0.396㎃ 0.2㎃ 0.5 0.1 0 전압 3V 2V 2V 3.01V 2V 2V 0.3 0 0 5.5 실험 4.8에서 DMM 의 COM 단자와 플러그의 접지단자 사이의 저항은 얼마인가?
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로전체의 합성저항은 으로 되어 전체전류 는 로 된다. 따라서 은 로 된다. 이상에서 구한 등가 임피던스 과 등가 전류원 을 이용하여 노턴의 등가회로를 그리면 (d)와 같다. 4. 실험 방법 (1) 테브난의 등가회로 실험회로 테브난의 등가회로 ①
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2011.05.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
직렬공진 회로를 제외한 다음 실험부터는 본격적으로 NI-ELVIS 계측장비의 Bode Analyzer를 통해 실험결과 분석하기 위한 Bode Plot를 직접 실습하기에 앞서 Bode Plot이 어떠한 원리에 의해 그래프로 나타나는지에 대해 이번 리포트를 조사하면서 자세
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2007.12.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top