|
회로에서 고주파수에 대부분의 전압이 걸리는 것을 알 수있다.
EXPERIMENT 56. 대역통과 및 대역차단 필터(결과보고서)
1. 실험 목적
1) 대역통과 필터의 응답특성을 실험한다.
2) 대역차단 필터의 응답특성을 실험한다.
2. 결 과
<표 56-1> RC 대
|
- 페이지 69페이지
- 가격 6,000원
- 등록일 2006.06.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로는 위의 그림과 같은 반파정류기이다. 교류전원 콘센트의 선전압을 변압기의 1차권선에 인가한다. 권선비 때문에 2차권선의 피크전압은 다음과 같다.
1차전압이 정현파의 양의 정현파의 양의 반사이클일 때 2차권선은 정현파의 양의 반파
|
- 페이지 16페이지
- 가격 2,000원
- 등록일 2009.06.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로
저항은 직류와 교류의 구분없이 모두에 대해서 흐르는 양을 제어할 수 있으나 캐패시터는 교류에 대해서만 작용을 한다. 커패시터의 리엑턴스
{ X}_{c }
는 교류에서 전류를 방해하는 저항으로서의 성질을 가지며, 커패시터가 R-C회로의
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2004.07.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로는 두 개의 다이오드를 통과하기 때문에 다이오드의 전압강하를 0.7V씩 고려하여 총 1.4V의 전압강하가 발생한다고 보며 입력단의 신호 전압이 12Vsin60π이다.
브릿지 전파 정류기의 최대 출력 전압 : ( = 0.7[V] )
PIV(Peak Inverse Voltage) =
용량 설
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2009.11.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 통과함에 따라 심하게 감쇠한다. 그리고 양호한 미분파형을 얻고자 할수록 이 감쇠는 심해져 나중에 펄스를 올릴 필요가 있다.
(2) 적분회로
미분회로는 바이패스형 CR회로에서 시정수를 일정 조건으로 했을 경우였지만, 로패스형 CR회
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2010.03.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
통과하는 게이트의 수도 적어야 한다. 간소화된 논리식은 회로의 게이트 수와 게이트 입력의 수가 최소화가 되고, 논리 레빌의 수가 감소하는 것이다.
카르노맵은 논리회로를 설계하기 위해 고안된 방법이고, 간단히 모든 경우의 수를 표로
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2024.04.10
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에서는 두 소자의 곱으로 나타나기에 저항이 증가할수록 그래프에서 기울기 및 높이가 증가하는 쪽으로 변하는 것을 알 수 있었다.
적분회로는 입력 파형에 대한 적분값을 산출하는 회로이다. 이를 통해 구형파가 적분회로를 통과했을
|
- 페이지 16페이지
- 가격 2,800원
- 등록일 2012.08.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
통과하면 자석이 회전하는데 전류의 세기가 셀수록 자석이 회전하는 각도가 증가하고 코일에 연결된 바늘이 더 높은 숫자를 가리킨다. 전류계는 회로에 직렬로 연결해 사용한다. 매우 작은 전류도 감지할 수 있지만 전류계 자체에 내부 저항
|
- 페이지 13페이지
- 가격 1,500원
- 등록일 2019.09.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에서 frequency가 높을 때엔 출력전압이 낮아지게 되고 frequency가 낮을 때엔 출력전압이 높아지게 되는 것을 확인하였다. 다른 말로 높은 frequency는 잘 통과시키지 않으며 낮은 frequency의 경우 증폭하여 통과시킨다고 해석할 수 있다. 이로서
|
- 페이지 4페이지
- 가격 4,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 설계 하면 된다.
3. 제작 및 시험
0.1uF의 캐퍼시터를 사용하기로 결정했고 계산결과 저항은 16k가 되었다.
시뮬레이션 결과를 보면 100Hz일 때 0.707V가 됨을 볼 수 있다.
(1) 위의 시뮬레이션 결과를 토대로 그림1과 같은 회로를 직접 구성한
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2012.05.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|