|
ND 게이트 회로 진리표>
5. 결과 분석 및 고찰
-multisim 프로그램의 Logic Converter과 직접 구해본 진리표를 비교한 결과 일치하는 것을 알 수 있다. 즉, multisim 프로그램을 통해 구현한 AND-OR-AND 게이트 회로가 정상작동함을 의미한다. 이로써 multisim
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2-2. AND-OR과 OR-AND 게이트 실험 결과표
───────────────────
│ 입력 신호 │ 출력 신호 │
───────────────────
│ A │ B │ C │ X │ Y │
────────────────
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트 또는 NOR 게이트만으로 구현할 수 있으므로 모든 논리회로는 NAND 게이트 또는 NOR 게이트만으로 구현할 수 있다. 이 때문에 NAND 게이트와 NOR 게이트를 범용 게이트(universal gate)라고 한다.
참고문헌
김은태, 논리회로 모의실험을 위한 시
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
게이트와 OR-OR 게이트 회로의 실험결과 진리표와 일치하는지 확인하고, 논리식으로 정리하여라.
A B C
X
Y
0 0 0
0
0
0 0 1
0
1
0 1 0
0
1
0 1 1
0
1
1 0 0
0
1
1 0 1
0
1
1 1 0
0
1
1 1 1
1
1
AND-AND GATE OR-OR GATE
(2) 실험 2의 AND-OR 게이트와 OR-AND 게이트 회로의 실험결과
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
OR-AND식을 구하기 위해 위의 카노맵에서 0을 맵핑하면,
a = (B'+D)(A+B+C+D')
b = (B'+C'+D)(B'+C+D')
c = B+C'+D
d = (B'+C'+D')(B'+C+D)(B+C+D')
e = D'(B'+C)
f = (B+C')(C'+D')(A+B+D')
g = (A+B+C)(B'+C'+D')이다.
그런데 OR-AND회로의 경우 Gates, Inputs들이 AND-OR 회로에 비해서 많으므
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2013.07.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|