|
OR 게이트를 얻을 수 있다
Ⅲ. 게이트와 TTL(트랜지스터 트랜지스터 논리회로)게이트
Ⅳ. 게이트와 OR(논리합회로)게이트
Ⅴ. 게이트와 XOR(베타적 논리합)게이트
Ⅵ. 게이트와 게이트웨이
1. WAP 모듈
2. WAP/UPnP 정합 모듈
3. UPnP 모듈
1)
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
OR, NOT 게이트의 진리표와 논리식을 실험을 통해 확인해 보는 것이었다. 간단히 말해 AND GATE (논리곱회로)는 입력된 두 개의 조건이 모두 참(1)일 때만 결과가 참(1)이 되는 논리연산이고, OR GATE (논리합회로)는 입력된 두 개의 조건 중에서 어느
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2015.03.13
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
OR회로
다이오드의 논리합회로와 트랜지스터의 부정회로를 조합해서 만든 것이 NOR회로이다. 이것은 OR의 부정연산을 하는 회로로서 NAND회로와 더불어 디지털IC에 널리 사용된다.입력
0
0
1
1
입력
0
1
0
1
출력
1
0
0
0
NAND회로의 진리표(정논리)
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
우 출력은 “1” 이고 다를 경우 출력은 “0”이 된다.
NAND
X
Y
Z = X Y
0
0
1
0
1
1
1
0
1
1
1
0
NOR
X
Y
Z = X Y
0
0
1
0
1
0
1
0
0
1
1
0
XOR
X
Y
Z = X Y
0
0
0
0
1
1
1
0
1
1
1
0
XNOR
X
Y
Z = X Y
0
0
1
0
1
0
1
0
0
1
1
1
|
- 페이지 2페이지
- 가격 2,000원
- 등록일 2007.04.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
OR (A1 AND B1 AND A2) OR (A1 AND B1 AND B2)
OR (A0 AND B0 AND A1 AND A2) OR (A0 AND B0 AND A1 AND B2)
OR (A0 AND B0 AND B1 AND A2) OR (A0 AND B0 AND B1 AND B2)
가 된다. 이와같이 자리수가 커지면 회로는 비약적으로 복잡하게 되지만, 모두 2단만으로 자리올림수 신호가 생성된다.
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|