|
없었다는 점이다. 때문에 비슷한 항목인 em_sig_stop에 insert breakpoint를 설정한 다음 시뮬레이션을 진행하였는데, 이 것이 오류의 다른 원인이라는 추측 또한 가능하다. ① Memory Top의 시뮬레이션 결과
① Memory Top의 설계
② Writeback의 설계
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
cial purpose register에 씀
[3:0]
wadd2
output
write1_gpr (2)
- write1을 general purpose register에 쓰는 경우 write1값
- 그 외의 경우 2'b00
write1_spr (2)
- write1을 special purpose register에 쓰는 경우 write1값
- 그 외의 경우 2'b00
write2_gpr (1)
- write2를 general purpose register에 쓰는
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4.2에 a번 문제에서는 a, d, e는 blocking문으로 b, c는 nonblocking문으로 실행하였을 때, 어떤 시간에 실행되는지를 관찰하는 문제이다. 여기서 a는 blocking문이므로 3ns가 걸린 뒤에 실행하였고 a가 실행되고 나서야 다음 문장으로 넘어오고 nonblocking은
|
- 페이지 149페이지
- 가격 1,000원
- 등록일 2015.10.12
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
15
보고서.hwp……………………………………………14p
▣ 전체 회로도 및 블록도
▣ 주요기능
▣ FSM 상태도
▣ Data path 와 Control 회로
▣ 핀번호 및 키패드 설정
▣ 동작화면
▣ verilog 코딩
|
- 페이지 29페이지
- 가격 50,000원
- 등록일 2013.11.06
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
or posedge key[5]) begin
if(rst) h_time1 <= 8'd0010_0000;
else if(key[5]) h_time1 <= 8'b0011_0000;
else begin
case(qh1)
4'd0 : h_time1 <= 8'b0011_0000;
4'd1 : h_time1 <= 8'b0011_0001;
4'd2 : h_time1 <= 8'b0011_0010;
4'd3 : h_time1 <= 8'b0011_0011;
4'd4 : h_time1 <= 8'b0011_0100;
|
- 페이지 22페이지
- 가격 12,000원
- 등록일 2014.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|