|
verilog 로 짠 AND, NOR, OR, NAND, NOT, XNOR 게이트
모두 Verilog로 짠거구, 알집으로 압축해서 올렸습니다.
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2008.05.14
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
는 Low 이면 출력은 High가 된다.
입력
출력
A B
F
0
0
1
0
1
0
1
0
0
1
1
1
A
F
B
XNOR 게이트의 기호 XNOR 게이트의 진리표
3. 실험부품
전원장치(5V), BreadBoard, 리드선, 스트리퍼, 디지털 멀티미터, 저항(330Ω)5개,
IC(74HC00, 74HC02, 74HC04, 74HC08, 74HC32, 74HC86)
4.실험
1
|
- 페이지 10페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 ? VHDL 실습(XNOR, MUX, FullAdder, 4 Bit FullAdder) 결과 보고서
※ 모든 사진은 위에서부터 모듈, 테스트벤치, 시뮬레이션, 진리표 순서입니다.
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
= A\' + B\' 1.논리 게이트
▲ AND 게이트 (곱)
▲ OR 게이트 (합)
▲ NOT게이트 (부정)
▲ NAND 게이트
▲ NOR 게이트
▲ XOR 게이트와 XNOR 게이트
▲결선형 AND와 OR
2.부울 대우의 기본 정리와 성질
<부울 대수의 기본 관계식>
+표 들어 있음.
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.02.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
경우 출력은 “1” 이고 다를 경우 출력은 “0”이 된다.
NAND
X
Y
Z = X Y
0
0
1
0
1
1
1
0
1
1
1
0
NOR
X
Y
Z = X Y
0
0
1
0
1
0
1
0
0
1
1
0
XOR
X
Y
Z = X Y
0
0
0
0
1
1
1
0
1
1
1
0
XNOR
X
Y
Z = X Y
0
0
1
0
1
0
1
0
0
1
1
1
|
- 페이지 2페이지
- 가격 2,000원
- 등록일 2007.04.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|