목차
1.테브난 정리 실험
2.노튼 정리 실험
2.노튼 정리 실험
본문내용
따라서, 그림 8.7실험 회로는 18.73mA의 전류원과 0.7343k 이 병렬로 연결된 등가회로로 볼 수 있다.
그럼, 그렇게 구성한 등가회로 전류 A2는 11.25mA 가 나왔고 원래 회로에서 부하 전류 IL는 11.03mA가 나왔다.
오차
A
R
( 측정값-계산값 OVER 측정값 ) * 100 %
0.1604%
0.0408%
위 표처럼 노튼 정리 역시 테브난의 정리와 마찬가지로 실험으로 확인한 결과 옳다는걸 알수 있다. 다만, 테브난의 정리 실험보다 오차가 큰 이유는 회로가 복잡해서 여러 가지 외부요인이 작용했기 때문이거 같다. 그리고 등가회로 구성에 의함 A2 (11.25mA) 와 부한 전류 IL (11.03mA)의 오차가 상대적으로 큰 이유는 정확히 등가회를 구성하기 힘들기 때문인거 같다.
그럼, 그렇게 구성한 등가회로 전류 A2는 11.25mA 가 나왔고 원래 회로에서 부하 전류 IL는 11.03mA가 나왔다.
오차
A
R
( 측정값-계산값 OVER 측정값 ) * 100 %
0.1604%
0.0408%
위 표처럼 노튼 정리 역시 테브난의 정리와 마찬가지로 실험으로 확인한 결과 옳다는걸 알수 있다. 다만, 테브난의 정리 실험보다 오차가 큰 이유는 회로가 복잡해서 여러 가지 외부요인이 작용했기 때문이거 같다. 그리고 등가회로 구성에 의함 A2 (11.25mA) 와 부한 전류 IL (11.03mA)의 오차가 상대적으로 큰 이유는 정확히 등가회를 구성하기 힘들기 때문인거 같다.
추천자료
- Ch3. NAND와 NOR 게이트<디지털회로실험//경희대학교>
- Ch13. 시프트 레지스터<디지털회로실험//경희대학교>
- [논리회로실험설계] 7 세그먼트, 7-segment 설계
- [회로실험] 디지털시계 설계보고서
- [전기회로실험] 커패시턴스의 직병렬 연결 결과보고서
- [전기회로실험] 키르히호프 전류법칙 예비보고서
- [전기회로실험] DC Measurement 결과보고서
- [전기회로실험] Kirchhoff's Law 결과보고서
- [전기회로실험] Parallel Circuits 결과보고서
- [전기회로실험] Voltage Current Divider Circuits 결과보고서
- [전기회로실험] DC Measurements 예비보고서
- [전기회로실험] Series Circuits 예비보고서
- [회로실험] R,L,C 직렬 응답
- [전자회로실험] (결과) 위상 편이 발진기(Wave Generator) & 슈미트 트리거(Schmidt Trig...
소개글