[전자회로실험] 이미터 바이패스 이득과 베타율 측정
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[전자회로실험] 이미터 바이패스 이득과 베타율 측정에 대한 보고서 자료입니다.

목차

1. 보고서 요약

2. 각 실험별 측정결과와 분석
1) NPN 트랜지스터의 값을 측정하기 위한 시험 회로
2) 바이어스 안정화
3) 이미터 바이패스 커패시터와 이득
4) CE 증폭기 임피던스와 전력 측정
5) CE 증폭기에서 입출력 위상 관계

3. 실험최종 분석

본문내용

이미터 단의 저항의 유무에 따른 이득의 변화를 측정하는 실험이다. 만일 교류 신호가 트랜지스터의 베이스에 입력되고 커패시터가 존재하지 않는다면 저항에서의 전압강하로 인하여 입력신호의 전압이 낮아지는 결과를 초래하게 된다.(과정 9,10) 커패시터는 저항과 병렬로 연결되어 있으므로 교류신호에서 단락의 효과를 보이게 되고 따라서 저항에서의 전력손실을 막아준다. 입력전압의 감소는 이득의 감소를 가져오기 때문이다.
RE는 직류 감소를 가져오지만, 온도 또는 다른 변화에 기인하는 전류 변화를 보상한다. 그리고 만약 저항을 단락시켰을 경우(과정 11, 12)에는 저항 RE에 걸리는 전압강하는 없으며 출력단에서의 전압은 당연히 나타나지 않게 된다. 따라서 전압의 이득을 얻을 수 없다.
실제 실험 결과 테이블에 기록된 이득은 과정 9-10, 11-12의 경우 전압의 이득을 얻을 수 없음을 보여준다.
라. CE 증폭기 임피던스와 전력 측정
IC
VBE , VCE , VE
입출력 파형
(1) 측정 Table
과정
VP-P
iin,
mA
Rin,
Rout,
이득
VAC
Vin
Vout
Vx
전압
전력,dB
14-19
16.8mV
8.6mV
150mV
8mV
0.008
1075
1000
17.44
25.14
20
1.86V
1.36V
800mV
0.5V
0.5
2720
1000
0.58
-0.26
Rout의 측정을 못하였으나 1000 로 측정되었다고 가정한다.
(2) 실험 분석
입력 임피던스와 출력 임피던스를 실험적으로 구해보았다. 입력단에 1000 의 전위차계를 연결하여 입력신호 전압과 입력신호 전류를 구하여 입력임피던스를 구할 수 있었으며 출력단에 부하저항을 연결하여 출력임피던스를 실험적으로 구할 수 있었다. 또한 전압 이득과 전력을 계산하여 실험 테이블에 기록할 수 있었다.
실제 실험을 못하여 아쉬우나 입력과 출력 임피던스를 계산하여 구하여 보았다.
또한 바이패스 커패시터를 제거 하였을 경우에 전압 이득을 얻을 수 없음을 확인할 수 있었다.
마. CE 증폭기에서 입출력 위상 관계
(1) 측정 Table
입력 파형
출력 파형
(2) 실험 분석
CE 증폭기에 있어서, 컬렉터에서 출력신호 전압은 베이스의 입력 신호 전압과 180도의 위상차이를 보였다. 입력 신호는 Ic와 동상이다. 키르히 호프의 법칙에 따라 VOUT = Vcc-Ic*RL 의 함수 관계를 보이므로 출력 신호는 Ic와는 180도의 차이를 보이게 되고 따라서 입력과 출력신호는 180도의 위상 차이를 보이게 되는 것이다.
실제 측정을 통하여 확인을 할 수는 없었지만 회로해석을 통하여 180도의 위상차이를 이해할 수 있게 되었다.
3. 실험최종 분석
중요한 회로 소자인 트랜지스터의 작동을 이해할 수 있는 귀중한 실험이었다고 생각한다. 교류신호 증폭에서 이미터 바이패스 커패시터를 이용하여 입력 신호의 손실없이 출력전압의 이득을 구할 수 있음을 확인 할 수도 있었다. 비록 시간이 부족하여 미처 실험을 끝까지 할 수는 없었지만 회로해석적인 방법을 통하여 충분히 결과를 예상할 수 있게 되어 다행이었다.
  • 가격1,000
  • 페이지수7페이지
  • 등록일2006.05.31
  • 저작시기2005.4
  • 파일형식한글(hwp)
  • 자료번호#352373
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니