저주파 증폭 회로
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

저주파 증폭 회로에 대한 보고서 자료입니다.

목차

1 목적

2 준비물

3 이론

4 시뮬레이션

본문내용

이패스 회로의 주파수 응답을 나타내었다. 저주파에서 출력 전압은 최대가 되나 주파수가 증가함에 따라 출력 전압은 0에 접근한다. 이 때 차단 주파수는 출력 전압이 최대 값의 70.7%가 되는 지점의 주파수이다.
그림 6-2의 CE 증폭기는 입력 결합 커패시터와 출력 결합 커패시터 그리고 이미터 바이패스 커패시터를 갖고 있다. 증폭기의 중간 주파수 대역에서 이미터는 교류적으로 접지되고 출력 전압은 그림 6-1과 같이 나타난다. 이같은 현상은 이미터가 더 이상 교류적으로 접지되지 않아 부궤환이 나타나기 시작하기 때문이다. 주파수가 감소하면 할수록 부궤환이 더 증가되므로 출력 전압을 더욱 감소시키는 원인이 된다. 저상 동작을 위해서는 중폭기가 적어도 차단 주파수의 10배의 주파수에서 동작해야 한다.
Rb rth
Vin C RL C
(a) (b)
0.707
fc
6-4 바이패스 등가회로 및 주파수 응답
콜렉터 바이패스 커패시터
커패시터의 한 쪽 판과 다른 쪽 판에 해당하는 샤시 간의 배선을 살펴보면 배선 분포 용량(stray wiring capacitance)라 하는 불필요한 용량 성분이 존재한다. 샤시와 배선 사이의 용량은 크게 존재한다. 샤시와 배선 사이의 용량은 크게 존재한다. 그림 6-5와 같이 배선 용량을 내부 용량 성분과 같이 등가회로를 나타내었다. 용량 성분은 pF 값을 갖기 때문에 저주파에서는 큰 영향을 주지 않는다.
P S P I C E
저주파 증폭회로 시뮬레이션
저주파 증폭회로 시뮬레이션 결과
시뮬레이션 결과는 책에 있는 입력결합커패시터 회로와 주파수 응답에 나온 결과와 일치하였다.
  • 가격1,000
  • 페이지수5페이지
  • 등록일2007.07.15
  • 저작시기2006.2
  • 파일형식한글(hwp)
  • 자료번호#420816
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니