[우수과제] 디지털 회로실험 XOR, NXOR게이트 예비보고서 입니다.
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

본문내용

0
0
1
0
1
1
1
XNOR 게이트의 진리표
A
B
Y
XNOR 게이트의 Time table
XNOR게이트의 기본인 XOR-NOT 게이트
A. O. I Gate
AND, OR, INVERT
정의 : 특정한 논리함수를 수행함에 있어서 종종 둘 또는 그 이상의 입력을 AND 연산한 후 출력을
NOR연산시키는 회로가 필요하다. 이런 경우에 A.O.I게이트를 사용한다.
A.O.I 게이트 회로도
입력 A와 B를 선택하여 사용할 수 있게 하는 회로도
● 모의실험
XOR 게이트
XOR게이트의 모의실험결과
XNOR게이트의 모의실험결과
■ 후 기
이번 예비보고서는 여느 보고서와는 달리 직접 Proteus로 모의실험을 해 보았다. 먼저 XOR게이트에 대해 정보를 찾아보았는데 여태껏 시리얼 통신이나 모뎀통신을 해 오면서 패리티비트가 오류검출비트라는 것은 알고 있었지만 XOR연산을 통해 오류를 검출하는지는 모르고 있었다. 또한 두 값을 XOR연산을 통해 스왑시킬수 있다는 것도 새롭게 알게 되었다. 여태껏 XOR연산은 2개의 입력과 1개의 출력으로 이루어지는 줄 알았지만 XOR게이트 여러 개를 연결하여 다입력의 XOR연산이 가능하다는 사실도 알게 되었다. 이전 시간에 배운 NAND 및 NOR게이트를 이용하여 다른 게이트(AND, OR)등을 만들 수 있을까 시도해 보았지만 연산의 특성상 힘들었다. 또, A.O.I게이트를 이용하여 입력선택을 할 수 있다는 것도 알게 되었지만 시험기간에 과제를 수행해서 평소보다 많은 신경을 쓰지 못한 점은 조금 아쉽다. 다음 보고서부터는 이번에 많이 못한 만큼 더욱 잘 하도록 노력해야겠다.

키워드

  • 가격1,000
  • 페이지수5페이지
  • 등록일2007.12.31
  • 저작시기2007.10
  • 파일형식한글(hwp)
  • 자료번호#445368
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니