이미터 공통 증폭기의 바이어스
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

본문내용


가장 간단한 구조 - 설계가 용이하나, 안정도가 매우 떨어진다.Bias 회로 설계에 필요한 식은

1.2.2. Feedback bias 회로Fixed bias의 단점인 불안정성을 보완하기 위하여 콜렉터와 베이스간에 궤환을 걸어 사용하고 있다.DC해석을 하면
그러므로에 의하여 Q point를 구할 수 있다. DC bias를 설계 할 경우 Vcc는 고정을 하고 Rc 및 Rb 를 선택하여 원하는 Q-point를 얻을 수 있다.
1.2.3. Voltage divider bias 회로beta independent bias회로라고 하며, 매우 안정된 bias를 제공한다.주위환경 가운데 온도가 BJT에 크게 영향을 주며 이에 따라 β가 크게 변한다. Voltage divider bias는 β가 크게 변해도 operating point에는 거의 영향을 미치지 않는데 이는 에미터 저항의 궤환효과 때문이다.
3. 실험 기계 및 부품
1) 오실로스코프
2) 신호발생기
3) 트랜지스터 : npn 2n3904
3) 가변저항 : 10 KΩ 2개
4) 커패시터 : 22uF 2개, 100uF
5) 저항 : 30 kΩ, 5.6 kΩ, 1kΩ, 250Ω
4. 시뮬레이션

키워드

  • 가격1,000
  • 페이지수4페이지
  • 등록일2010.04.30
  • 저작시기2006.02
  • 파일형식한글(hwp)
  • 자료번호#606728
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니