PSPICE 프로그램을 설치한 뒤 Schematics을 이용한 전가산기설계
본 자료는 미만의 자료로 미리보기를 제공하지 않습니다.
닫기
  • 1
  • 2
  • 3
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

PSPICE 프로그램을 설치한 뒤 Schematics을 이용한 전가산기설계에 대한 보고서 자료입니다.

목차

주제
실험과정
실험결과
느낀점

본문내용

.
3.실험 결과
A에 100ms 간격으로 0,0,0,0,1,1,1,1을 주고 B에 100ms 간격으로 0,0,1,1,0,0,1,1을 CIN에는 100ms 간격으로 0,1,0,1,0,1,0,1을 줬을 때 S는 0,1,1,0,1,0,0,1 COUT 은 0,0,0,1,0,1,1,1이 나온다.
4.느낀 점
이번실습에서는 Adder(전가산기)를 배웠다. 저번시간에 반가산기를 배웠는데 전가산기는 반가산기와는 조금 다르다. 반가산기는 한 자리수인 A와 B를 더하는 것인데, 전가산기는 A와 B, 그리고 자리올림 수를 합할 때에 사용하는 것이다. 이번에도 조교님이 A와 B 그리고 CIN에 값을 준 후 S와 COUT에 이론값이 나오는지 확인해 보라고 하셨는데, simulate해서 그래프로 분석한 결과 그렇게 나왔다.

키워드

  • 가격1,000
  • 페이지수3페이지
  • 등록일2011.06.19
  • 저작시기2010.6
  • 파일형식한글(hwp)
  • 자료번호#685039
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니