• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 47건

디지털회로실험및설계 예비 보고서 #2 ( 부울대수와 카르노맵, RS Flip-Flop 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. 실험목표 ① 부울 대수로 논리식을 간소화하고, 실험으로 확인한다. ② 카르노 맵으로 논리식을 간소화하는 방법을 익힌
  • 페이지 10페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
RS Flip-Flop 1. 다음 회로를 시뮬레이션하고 표를 작성하시오. (NOR 게이트) 실험 3-1 회로도 실험 3-1 시뮬레이션 이론값) S R Q Q\' 0 1 1 0 0 0 1 1 1 0 0 1 1 1 1 1 0 0 1 1 실험결과) S R Q Q 출력전압 Q\' Q\' 출력전압 0 1 1 4.4V 0 0.6V 0 0 1 4.4V 1 4.4V 1 0 0 0.18V 1 4.4V 1 1
  • 페이지 14페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디코더(Decoder) 인코더(Encoder) 순서 논리회로 입력값과 회로의 현재 상태에 따라 출력값 결정 기억능력 갖고 있음 플립플롭(flip-flop) RS 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 순서 논리회로 레지스터(register) 카운터(counter) 
  • 페이지 18페이지
  • 가격 0원
  • 등록일 2010.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부울대수와 논리식의 간소화 실험2. DeMorgan's Theorem 실험3. CMOS 와 TTL NAND/NOR 게이트 정의와 동작 실험4. Exclusive-OR와 응용 실험5. Integrated-Circuit Timers 실험6. Bistable or flip-flop 실험7. Altera MAX_PLUS program 및 FPGA 사용설명 NAND/NOR 게이트를 이용한 실
  • 페이지 132페이지
  • 가격 3,000원
  • 등록일 2010.04.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
부울대수식 부울 대수식의 왼쪽은 플립플롭의 다음 상태를 나타내고 오른쪽은 다음 상태를 논리 1로 하는 현재 상태의 조건을 나타냄. 카운터의 설계 비동기식 카운터(asynchronous counter) ○ Ripple counter ○ 설계방법이 간단하나 전파 지연시간의
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2010.01.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top