|
mes 6Omega} over {3Omega + 6Omega} = 4Omega
(5) 테브난 정리 응용 방법
① 두 개의 회로로 분리한 단자 사이의 전압(
a,~b
간의 전압), 즉
v_OC
를 구한다.( ☞
OC ~:~ Open~ C ircuit
)
☞ nodal analysis를 이용하여
R_2
양단 전압을 구한다.
(solution)
{v_OC - 6} over {6Omega}
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2004.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
놓고 합산하여야 한다. 전류의 방향은 그 값 앞에 (+)나 (-) 부호에 의해 결정되므로, 전류값의 부호를 교정한 후 합산한다. 1.중첩의 원리
2.중첩의 원리를 이용한 회로 해석
3.중첩 원리의 예 1
4.중첩의 원리 예 2
5.밀만의 정리
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2005.08.04
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
독립전원에 의한 응답 즉, 영상태응답과 독립전원이 0이고 초기조건에 의한 응답 즉, 영입력 응답의 합으로써 완전응답을 구할 수 있다. 1. 중첩의 원리
2. 중첩의 원리 쉽게 알기
3. 중첩의 원리 적용
4. 밀만의 정리
5. 예제
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2005.08.09
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
계산된 병렬 회로의 등가 저항 값과 (7)∼(8) 의 과정에서 얻은 실험치를 비교한다.
참고문헌
기초 물리학 실험(한국 물리학회편)
일반물리학 실험(청문각)
물리학 총론 1.실험 목적
2.실험원리
폐회로 정리
옴의 법칙
3.실험 방법
|
- 페이지 2페이지
- 가격 500원
- 등록일 2004.03.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
정리하면 다음과 같은 진리표를 얻을 수 있다.
CLK
T
Q
비고
0
-
Q
불변
1
0
Q
불변
1
1
Q'
반전
5.Simulation
1. SR Latch 회로
2. D Flip-Flop
3. JK Flip-Flop
4. T Flip-Flop
6.Experimental Results
1.SR Latch
A.Data
Truth Table (순서대로)
C
S
R
회로동작(V)
회로동작정리
FPGA
Q
-Q
Q
-
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|