|
폭넓게 이용된다. (1/10의 주파수 Device) 1. Gate 소자와 Flip-Flop 소자의 차이점
2. Switch Debounce
3. Data Register
4. 4 bit의 2진 카운터
5. 4bit 데이터 병렬로 Loading 하여 직렬로 출력하는 Register 전송회로
6. JK F-F을 이용한 십진 카운터
|
- 페이지 3페이지
- 가격 800원
- 등록일 2003.07.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
flip-flop의 차이점은 작동하게 하는 신호가 enable (제어신호-level변화)인지 clock인지에 차이가 있습니다.
(6) 실험 4에서 PRESET와 CLEAR는 각각 어떤 역할을 하는가?
⇒ PRESET과 CLEAR이 연결 되어있는 소자가 둘 다 7402소자(NOR게이트)입니다. NOR게이트
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이론
2-1. NOR, NAND Gate
2-2. 기본 플립플롭
2-3. JK 플립플롭
3. 실험과정
4. 실습문제
4-1. SR 플립플롭은 몇 가지 상태가 있는가?
4-2. 게이트로만 구성된 SR 플립플롭을 구성하시오.
4-3. SR 플립플롭을 시뮬레이션 하시오.
5. 고찰
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
-D 풀리풀롭은 클럭 펄스의 폭이 넓어도 출력의 변화가 없지만 래치는 클럭 펄스의 폭이 넓으면 그 동안에 입력의 변화가 출력에 나타난다. 1. 플리플롭(flip-flop)
2. 카운터(COUNTER)
3. 8진 카운터
4. 10진 카운터(counter)
5. 래치(Latch)
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2009.05.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth table이 일치했고 시뮬레이션 결과도 일치하였다. 다만, 불량한 소자
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.07.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|