본문내용
들었다. K-map에서 1을 묶기 용이해 SOP(Sum of Product) 방식을 택했다.
1) a, d, e = x0y0 + x1x0’y1y0’
2) b = 0
3) c = x1x0y0 + x0y1y0’
4) f = x0y0 + x1x0y0 + x0y1y0’
5) g = x0y0 + x1’x0’ + y1’y0’
6) h = x1’x0’ + y1’y0’ + x1’y1’ + x1y1
6. 회로 설계
Cost 수는 19(Gate의 수) + 38(Input의 수) = 57이다.
Common module이 있으면 있는 것끼리 묶어서 Cost의 수를 최대한 줄였다.
7. 프로그램(Max+ 2) 구현 결과
구현 결과 통해 입력 값에 대한 출력 값 a~h값이 제대로 작동함을 알 수 있다.
8. 사용한 부품 종합
Switch
AND gate
OR gate
INVERTER
7-segment
저항
2개
3개
2개
1개
2개
5개
9. 실험 결과
Bread board에 회로를 결선하고 동작시켜본 결과이다.
① 0 × 0 = 0 연산
x1
x0
y1
y0
0
0
0
0
② -1 × 0 = 0 연산
x1
x0
y1
y0
1
1
0
0
③ -2 × 1 = -2 연산
x1
x0
y1
y0
1
0
0
1
④ -2 × -1 = 2 연산
x1
x0
y1
y0
1
0
1
1
⑤ -1 × 1 = -1 연산
x1
x0
y1
y0
1
1
0
1
⑥ -2 × -2 = 4 연산
x1
x0
y1
y0
1
0
1
0
⑦ -1 × -2 = 2 연산
x1
x0
y1
y0
1
1
1
0
⑧ -1 × -1 = 1 연산
x1
x0
y1
y0
1
1
1
1
1) a, d, e = x0y0 + x1x0’y1y0’
2) b = 0
3) c = x1x0y0 + x0y1y0’
4) f = x0y0 + x1x0y0 + x0y1y0’
5) g = x0y0 + x1’x0’ + y1’y0’
6) h = x1’x0’ + y1’y0’ + x1’y1’ + x1y1
6. 회로 설계
Cost 수는 19(Gate의 수) + 38(Input의 수) = 57이다.
Common module이 있으면 있는 것끼리 묶어서 Cost의 수를 최대한 줄였다.
7. 프로그램(Max+ 2) 구현 결과
구현 결과 통해 입력 값에 대한 출력 값 a~h값이 제대로 작동함을 알 수 있다.
8. 사용한 부품 종합
Switch
AND gate
OR gate
INVERTER
7-segment
저항
2개
3개
2개
1개
2개
5개
9. 실험 결과
Bread board에 회로를 결선하고 동작시켜본 결과이다.
① 0 × 0 = 0 연산
x1
x0
y1
y0
0
0
0
0
② -1 × 0 = 0 연산
x1
x0
y1
y0
1
1
0
0
③ -2 × 1 = -2 연산
x1
x0
y1
y0
1
0
0
1
④ -2 × -1 = 2 연산
x1
x0
y1
y0
1
0
1
1
⑤ -1 × 1 = -1 연산
x1
x0
y1
y0
1
1
0
1
⑥ -2 × -2 = 4 연산
x1
x0
y1
y0
1
0
1
0
⑦ -1 × -2 = 2 연산
x1
x0
y1
y0
1
1
1
0
⑧ -1 × -1 = 1 연산
x1
x0
y1
y0
1
1
1
1
추천자료
2비트 곱셈기(디지털회로설계)
디지털 회로 2-bit by 2-bit multiplier 2비트 by 2비트 곱셈기
클램핑 회로 (Clamping circuit) (예비 레포트)
클리핑 회로 (clipper) (예비 레포트)
디지털 회로설계 - 고속 동작 곱셈기 설계
[전자회로실험] 1. 기본 OP앰프 응용회로, 2. 비선형 OP앰프 응용회로
[논리회로설계]ALU 및 Booth 곱셈기
[설계보고서] 05.전기기기 전원부의 정전압 및 정전류 회로 설계 (결과레포트) : 정전압 및 ...
[아날로그 및 디지털 회로 설계 실습] 05. 신호발생기 (예비+결과)
소개글