목차
* 병렬처리 컴퓨터란?
* 병렬처리 컴퓨터의 구조
* 병렬처리 컴퓨터의 구조
본문내용
열 처리기의 기본적인 구성이 그림 10에 보여지고 있다. 이 구성은 하나의 제어 장치에 의해 제어되는
N개의 동기화된 처리장치로 이루어져 있다.
각 처리기는 기본적으로 각각의 래지스터와 국부 기억장치를 가지는 ALU이며 제어 장치는 시스템 및 사용자 프로그램을 위한 주기억장치를 가지고 있다.
이 구조를 가지는 컴퓨터는 Loral의 Massively Parall Processor, ICL의 Distributed Array Processor, Thinking Machines의 Connection Machine 등이 있다.
연관(Associative) 처리기 구조는 기억장치의 내용을 병렬로 접근할 수 있는 SIMD형태를 가진다. 이구조는 기억장치로부터 데이터를 병렬로 연관 검색할 수 있는 연관 기억장치를 기본 구조로 하여 구성된다.
연관 처리기 구조의 핵심은 연관 기억장치의 구조는 그림 12와 같이 구성될 수 있으며 이 구조를 가지는 컴퓨터로는 Bell 연구소의 PEEP(Parall Element Processing Ensember)와 Loral의 Associative Processor,Aspro 등이 있다. 또한 이 구조는 데이터베이스 처리에 적합한 것으로 알려져 있다.
시스토릭(systolic) 배열 구조는 상호 연결되어 동기적으로 동작하는 처리기들의 집합으로 구성되어 있으며 각 처리기는 간단한 수치 연산을 수행하는 것이 일반적이다. 비교적 간단하고 규칙적인 통신과 제어 구조를 가지는 장점이 있고 파이프라인 방식으로 동작한다. 이 구조에서는 배열의 경계 부분에서만 데이터의 입출력이 수행되며 내부의 대부분의 셀(처리기)에서는 연산만을 수행하게 된다.
기억장치의 기능은 데이터를 기억장치로 부터 처리기 배열로 내보내는 단순한 역할을 수행한다. 기억장치로부터 나온 데이터는 배열의 각 셀을 통과할 때마다 주어진 연산을 거치게 된다.
이 구조는 선형 대수와 같이 계산량이 많은 응용 분야에 효과적으로 이용될 수 있으며 Carnegie Mellon대학의 WRAP,Saxpy의 Matrix-1 등이 이 구조를 이용한 컴퓨터이다.
분산 기억장치 구조는 결합 정도가 상대적으로 약하여 소결합(loosely coupled) 구조라고 불린다. 이 구조는 각 처리기가 독자적인 국부 기억장치를 가지며 처리기 간에는 상호 연결망이 있어 이들을 연결시켜 통신할 수 있게 해준다. 이 구조에서는 공유되는 기억장소가 없기 때문에 처리기간의 통신은 상호 연결망을 통한 메시지 교환으로 이루어진다.
공유 기억장치 구조는 처리기들간의 결합의 정도가 강하여 밀결합(tightly coupled)구조라고도 불리어 진다. 이 구조는 각 처리기가 모든 기억장치를 공유 하게 되어어느 기억 공간 영역도 접근할 수 있는 구조이다. 각 처리기들간의 통신은 공유 기억장치를 통하여 수행된다.
이 공유 기억장치 구조에서 사용되는 상호 연결망은 대개 버스,크로스바,다단계 상호 연결망으로 분류된다. 이 공유 기억장치 구조에서 사용되는 상호 연결망은 대개 버스,크로스바,다단계 상호 연결망으로 분류된다.
N개의 동기화된 처리장치로 이루어져 있다.
각 처리기는 기본적으로 각각의 래지스터와 국부 기억장치를 가지는 ALU이며 제어 장치는 시스템 및 사용자 프로그램을 위한 주기억장치를 가지고 있다.
이 구조를 가지는 컴퓨터는 Loral의 Massively Parall Processor, ICL의 Distributed Array Processor, Thinking Machines의 Connection Machine 등이 있다.
연관(Associative) 처리기 구조는 기억장치의 내용을 병렬로 접근할 수 있는 SIMD형태를 가진다. 이구조는 기억장치로부터 데이터를 병렬로 연관 검색할 수 있는 연관 기억장치를 기본 구조로 하여 구성된다.
연관 처리기 구조의 핵심은 연관 기억장치의 구조는 그림 12와 같이 구성될 수 있으며 이 구조를 가지는 컴퓨터로는 Bell 연구소의 PEEP(Parall Element Processing Ensember)와 Loral의 Associative Processor,Aspro 등이 있다. 또한 이 구조는 데이터베이스 처리에 적합한 것으로 알려져 있다.
시스토릭(systolic) 배열 구조는 상호 연결되어 동기적으로 동작하는 처리기들의 집합으로 구성되어 있으며 각 처리기는 간단한 수치 연산을 수행하는 것이 일반적이다. 비교적 간단하고 규칙적인 통신과 제어 구조를 가지는 장점이 있고 파이프라인 방식으로 동작한다. 이 구조에서는 배열의 경계 부분에서만 데이터의 입출력이 수행되며 내부의 대부분의 셀(처리기)에서는 연산만을 수행하게 된다.
기억장치의 기능은 데이터를 기억장치로 부터 처리기 배열로 내보내는 단순한 역할을 수행한다. 기억장치로부터 나온 데이터는 배열의 각 셀을 통과할 때마다 주어진 연산을 거치게 된다.
이 구조는 선형 대수와 같이 계산량이 많은 응용 분야에 효과적으로 이용될 수 있으며 Carnegie Mellon대학의 WRAP,Saxpy의 Matrix-1 등이 이 구조를 이용한 컴퓨터이다.
분산 기억장치 구조는 결합 정도가 상대적으로 약하여 소결합(loosely coupled) 구조라고 불린다. 이 구조는 각 처리기가 독자적인 국부 기억장치를 가지며 처리기 간에는 상호 연결망이 있어 이들을 연결시켜 통신할 수 있게 해준다. 이 구조에서는 공유되는 기억장소가 없기 때문에 처리기간의 통신은 상호 연결망을 통한 메시지 교환으로 이루어진다.
공유 기억장치 구조는 처리기들간의 결합의 정도가 강하여 밀결합(tightly coupled)구조라고도 불리어 진다. 이 구조는 각 처리기가 모든 기억장치를 공유 하게 되어어느 기억 공간 영역도 접근할 수 있는 구조이다. 각 처리기들간의 통신은 공유 기억장치를 통하여 수행된다.
이 공유 기억장치 구조에서 사용되는 상호 연결망은 대개 버스,크로스바,다단계 상호 연결망으로 분류된다. 이 공유 기억장치 구조에서 사용되는 상호 연결망은 대개 버스,크로스바,다단계 상호 연결망으로 분류된다.
추천자료
거래처리시스템의 실제업무의 예
OPEN; 민원처리 온라인 공개 시스템
다중 처리기 시스템의 시분할(공유버스)구조
분산처리시스템의 분류
정보처리 산업기사 시스템 분석 및 설계
[환경시스템 문제해결] 음식물 쓰레기 처리장 설계 (CP)
[지적전통][지적영역][지적자산][지적교수시스템][지적사고처리어][지적설계][지적자유]사서...
[경영정보시스템 구축] 경영정보시스템(MIS)의 성격과 설계, 자료처리시스템 운용
분산처리시스템
ALU 설계 - VHDL로 ALU(산술 논리 장치)를 설계함으로써 컴퓨터 중앙처리장치(cpu)의 기본설...
(A+) ★★ ★우리나라 노동분쟁 해결시스템 개선방안 (노동위원회,노동분쟁처리구조,이익분쟁,권...
사회복지 정보관리 - 정보관리(처리)의 전산화, 정보 시스템(정보시스템의 디자인, 정보시스...
정보시스템의 구축_정보교환시스템, 거래처리시스템, 사무자동화시스템, 통합시스템, 의사결...
[A+] 회계정보시스템 (Accounting Information System) - AIS 처리과정, 가치사슬에서의 AIS...
소개글