목차
1. 실험목적
2. 이 론
3. 사용기기 및 부품
4. 실험과정 및 결과예측
5. 참고자료
2. 이 론
3. 사용기기 및 부품
4. 실험과정 및 결과예측
5. 참고자료
본문내용
라도 ‘1’상태이면 출력은‘1’상태가 되고, 입력이 모두‘0’상태이면 출력은‘0’상태가 된다. 14개의 핀을 가지고 있으며 전달지연시간은 평균 12nsec, 패키지당 소비전류는 평균 19mA이다.
가변저항 10(㏀)
4. 실험과정 및 결과예측
(1) AND 게이트
- 그림 1-5와 같은 AND 게이트 회로 결선하라. 단 접지 0[V]는 “0”으로, +5[V]는 “1”로 표시하기로 한다.
그림1-5 AND 게이트 회로 결선
(2) OR 게이트
- 그림1-6과 같은 OR 게이트 회로 결선하라.
그림1-6 OR 게이트 회로 결선
(3) NOT 게이트
- 그림1-7과 같은 NOT 게이트 회로 결선하라.
그림1-7 NOT 게이트 회로 결선
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.9 ~ p.16
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.61 ~ p.65
④ http://blog.naver.com/dbskffl?Redirect=Log&logNo=140010178868
가변저항 10(㏀)
4. 실험과정 및 결과예측
(1) AND 게이트
- 그림 1-5와 같은 AND 게이트 회로 결선하라. 단 접지 0[V]는 “0”으로, +5[V]는 “1”로 표시하기로 한다.
그림1-5 AND 게이트 회로 결선
(2) OR 게이트
- 그림1-6과 같은 OR 게이트 회로 결선하라.
그림1-6 OR 게이트 회로 결선
(3) NOT 게이트
- 그림1-7과 같은 NOT 게이트 회로 결선하라.
그림1-7 NOT 게이트 회로 결선
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.9 ~ p.16
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.61 ~ p.65
④ http://blog.naver.com/dbskffl?Redirect=Log&logNo=140010178868
키워드
추천자료
부울대수(boolean algebra)및 조합논리회로 설계
[A+ 결과] 논리회로 실험 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)실험...
기본어휘(기초어휘)의 정의, 기본어휘(기초어휘)와 핵심어휘, 기본어휘(기초어휘)와 교육어휘...
06. 플립플롭 회로와 응용 제작
Counter 응용 회로 설계 결과
[예비]실험8. 논리회로의 간소화
[결과]실험8. 논리회로의 간소화
(결과)디지털 논리회로 자판기 설계 - D. 100 원짜리와 500 원짜리 동전만 받아 1500 원짜리 ...
논리함수와 게이트
[실험] (예비) 5_직렬 및 병렬 회로의 응용 (전압 배율기와 전류 분류기의 원리, 측정 범위 ...
[실험] (결과) 5_직렬 및 병렬회로의 응용 (전압 배율기와 전류 분류기의 원리, 측정 범위 확...
[ 대학레포트 ]디멀틱플렉서를 이용한 대중 출력 조합 논리 회로의 설계
인사행정人事行政관의 역사적 변천 - 엽관제의 탄생배경(미국의 엽관주의, 영국의 정실주의, ...
VHDL을 활용한 자동판매기(자판기Vending Machine) 논리회로설계
소개글