목차
D/A & A/D Converter(DAC & ADC)
이론
1) D/A CONVERTER
2) A/D CONVERTER
실험 1. D/A converter
회로구성 사진 (Pspice)
및 실험 사진 첨부
구동 순서
실험 분석(구동 + 분석)
결과 오실로스코프 파형 분석
및 사진
7405 ,7490 칩의 출력
실험 2. A/D converter
같은 순서로 진행
이론
1) D/A CONVERTER
2) A/D CONVERTER
실험 1. D/A converter
회로구성 사진 (Pspice)
및 실험 사진 첨부
구동 순서
실험 분석(구동 + 분석)
결과 오실로스코프 파형 분석
및 사진
7405 ,7490 칩의 출력
실험 2. A/D converter
같은 순서로 진행
본문내용
내려가지 않고 직선으로 나타나는 것을 볼 수 있었다. OP AMP의 전압을 ±15V로 주었기 때문에 그러함을 확인할 수 있는 실험이었다.
저항 Rf를 2.7KΩ으로 바꾸고 출력 파형을 그려라.
저항 값이 약 반으로 줄어들어 출력 값의 범위 또한 기 준점 0에서 -5까지 줄어든 계단 파형이 나왔다.
저항 Rf를 4.7KΩ으로 바꾸고 다음 핀을 개방시켜 계단 파형의 영향에 주의하여 파형을 그려라.
i) 7404 핀 2와 7405 핀 1 사이 ⅱ) 7404 핀 4와 7405 핀 3 사이 개방
iii) 7404 핀 6과 7405 핀 5 사이 개방
다음 표는 실험 전 예비보고서 작성도중 준비하였던, BCD카운터인 7490에서의 출력이다. 먼저 ⅰ의 파형 에서 보면 7404 핀 2와 7405 핀 1 사이를 개방하면 다음 표에 서 A에 해당하는 값이 없어져 두 개씩 묶여 10단의 계단 파형에 서 5단의 계단 파형으로 나온 것을 볼 수 있다. ⅱ의 파형을 보 면 ⅰ의 상태에서 7404 핀 4와 7405 핀 3 사이를 개방하면 다 음 표에서 B에 해당하는 값이 없어져 4개씩 묶여 3단의 계단 파 형을 관찰할 수 있었다. ⅲ의 파형을 보면 A ,B, C 값이 없이 D 값에 해당하는 파형이 나오는데 실험 결과 그와 같은 파형을 볼 수 있었다.
D
C
B
A
0
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
0
1
1
0
0
1
1
1
1
0
0
0
1
0
0
1
《 7490에서의 출력 》
7405에 연결된 10.5㏀에 68㏀(실제 실험에선 66.3㏀을 연결하였다.)을 병렬로 연결하여 파형을 관찰하였다. (3번 핀 전압 0V)
10.5㏀와 66.3㏀을 병렬 연결하면 는 9.065㏀으로 10.5㏀와 크게 차이가 없다. 위의 파형을 보면 66.3㏀을 연결하지 않았을 때의 파형과 크게 차이가 없는 것을 알 수 있었다.
실험 2. A/D converter
《 A/D CONVERTER 회로 구성 》
《 A/D CONVERTER 회로 구성 》
회로구성 실험1의 회로 출력에 위의 비교기를 부가한다 (uAl458C OP amp에는 2개의 OP amp가 있으므로 1개의 op amp로 회로를 구성할 수 있다).
1) 1KHz pulse를 single pulse로 바꾸고 (스위치 box를 사용) counter를 0으로 reset한다. 가변 저항을 그림과 같이 2번 핀에 연결시키고 2번 핀이 각각 -0.5, -1.5, -2.5, -3.5, -4.5, -5.5, -6.5, -7.5, -8.5V가 될 때 출력 전압을 측정한다. (7405의 핀 8, 6, 4, 2에서 측정)
카운트
3번 핀 전압
코 드
0000
-1.3 V
0111111111
0001
-2.1 V
0011111111
0010
-2.7 V
0001111111
0011
-3.8 V
0000111111
0100
-4.6 V
0000011111
0101
-5.3 V
0000001111
0110
-6.3 V
0000000111
0111
-7.2 V
0000000011
1000
-8.0 V
0000000001
1001
-8.91 V
0000000000
실험 총평
저희 10조는 1번 실험은 마지막에 확실히 다 마쳤지만, 남은 시간이 부족한 관계로
2번 실험을 하는 도중 실험이 끝나게 되었습니다.
2번 실험에 대한 파형 사진을 첨부하지 못한 이유도 실험을 끝 마치치 못해서입니다.
1번 실험을 통과한 조가 3조 밖에 되지 않아서 정말 아쉬운 실험이었지만,
마지막에 결과 값이 잘 나와 줘서 , 1번 실험에 대한 확실한 이해를 할수 있었습니다.
이번 실험에 대한 문제점은 실험 분석 부분에 자세히 기술 하였습니다.
저항 Rf를 2.7KΩ으로 바꾸고 출력 파형을 그려라.
저항 값이 약 반으로 줄어들어 출력 값의 범위 또한 기 준점 0에서 -5까지 줄어든 계단 파형이 나왔다.
저항 Rf를 4.7KΩ으로 바꾸고 다음 핀을 개방시켜 계단 파형의 영향에 주의하여 파형을 그려라.
i) 7404 핀 2와 7405 핀 1 사이 ⅱ) 7404 핀 4와 7405 핀 3 사이 개방
iii) 7404 핀 6과 7405 핀 5 사이 개방
다음 표는 실험 전 예비보고서 작성도중 준비하였던, BCD카운터인 7490에서의 출력이다. 먼저 ⅰ의 파형 에서 보면 7404 핀 2와 7405 핀 1 사이를 개방하면 다음 표에 서 A에 해당하는 값이 없어져 두 개씩 묶여 10단의 계단 파형에 서 5단의 계단 파형으로 나온 것을 볼 수 있다. ⅱ의 파형을 보 면 ⅰ의 상태에서 7404 핀 4와 7405 핀 3 사이를 개방하면 다 음 표에서 B에 해당하는 값이 없어져 4개씩 묶여 3단의 계단 파 형을 관찰할 수 있었다. ⅲ의 파형을 보면 A ,B, C 값이 없이 D 값에 해당하는 파형이 나오는데 실험 결과 그와 같은 파형을 볼 수 있었다.
D
C
B
A
0
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
0
1
1
0
0
1
1
1
1
0
0
0
1
0
0
1
《 7490에서의 출력 》
7405에 연결된 10.5㏀에 68㏀(실제 실험에선 66.3㏀을 연결하였다.)을 병렬로 연결하여 파형을 관찰하였다. (3번 핀 전압 0V)
10.5㏀와 66.3㏀을 병렬 연결하면 는 9.065㏀으로 10.5㏀와 크게 차이가 없다. 위의 파형을 보면 66.3㏀을 연결하지 않았을 때의 파형과 크게 차이가 없는 것을 알 수 있었다.
실험 2. A/D converter
《 A/D CONVERTER 회로 구성 》
《 A/D CONVERTER 회로 구성 》
회로구성 실험1의 회로 출력에 위의 비교기를 부가한다 (uAl458C OP amp에는 2개의 OP amp가 있으므로 1개의 op amp로 회로를 구성할 수 있다).
1) 1KHz pulse를 single pulse로 바꾸고 (스위치 box를 사용) counter를 0으로 reset한다. 가변 저항을 그림과 같이 2번 핀에 연결시키고 2번 핀이 각각 -0.5, -1.5, -2.5, -3.5, -4.5, -5.5, -6.5, -7.5, -8.5V가 될 때 출력 전압을 측정한다. (7405의 핀 8, 6, 4, 2에서 측정)
카운트
3번 핀 전압
코 드
0000
-1.3 V
0111111111
0001
-2.1 V
0011111111
0010
-2.7 V
0001111111
0011
-3.8 V
0000111111
0100
-4.6 V
0000011111
0101
-5.3 V
0000001111
0110
-6.3 V
0000000111
0111
-7.2 V
0000000011
1000
-8.0 V
0000000001
1001
-8.91 V
0000000000
실험 총평
저희 10조는 1번 실험은 마지막에 확실히 다 마쳤지만, 남은 시간이 부족한 관계로
2번 실험을 하는 도중 실험이 끝나게 되었습니다.
2번 실험에 대한 파형 사진을 첨부하지 못한 이유도 실험을 끝 마치치 못해서입니다.
1번 실험을 통과한 조가 3조 밖에 되지 않아서 정말 아쉬운 실험이었지만,
마지막에 결과 값이 잘 나와 줘서 , 1번 실험에 대한 확실한 이해를 할수 있었습니다.
이번 실험에 대한 문제점은 실험 분석 부분에 자세히 기술 하였습니다.
추천자료
- 부울대수(boolean algebra)및 조합논리회로 설계
- 하드웨어기술언어의 이해와 디지털 논리회로의 설계환경 변천 HDL의 종류
- 학습지도안 디지털 논리회로
- (결과)디지털 논리회로 자판기 설계 - D. 100 원짜리와 500 원짜리 동전만 받아 1500 원짜리 ...
- 2014년 1학기 디지털논리회로 기말시험 핵심체크
- 2016년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2017년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2017년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2017년 1학기 디지털논리회로 출석대체시험 핵심체크
- 2017년 1학기 디지털논리회로 교재전범위 핵심요약노트
- 2017년 1학기 디지털논리회로 기말시험 핵심체크
소개글