목차
< 목 적 >
< 실험 과정 및 결과 >
< 실험 고찰 >
< 실험 과정 및 결과 >
< 실험 고찰 >
본문내용
, NOT, NAND, NOR, XOR)에 대하여 알아보았고, 이러한 gate들로 구성된 logic 회로에서의 Boolean equation과 De Morgan의 이론에 대하여 실험을 통하여 알아보았다.
실험 전 회로도의 시뮬레이션과 진리표를 실제 실험을 통해 얻게 된 데이터 및 진리표를 통해 비교한 결과 실험 데이터가 일치하는 것을 볼 수 있었다. 실험 과정 및 결과를 통해 부울대수(Boolean Algebra)와 드모르간의 법칙(De Morgan’s laws) 이론을 살펴 볼 수 있었는데, 디지털 회로의 설계와 해석을 용이한 부울대수를 사용하면, 변수 사이의 진리표 관계를 대수형식으로 표시와 논리도의 입출력 관계를 대수형식으로 표시하기가 쉬우며, 동일 기능을 가진 더 간단한 회로(논리식의 간소화)를 설계가 편리하다는 것을 실험을 통해 알 수 있었다.
또한, 드모르간의 법칙[DeMorgan's Law : (x + y)' = x' y’, (x y )’ = x’ + y’]을 이용하면 연산자와 변수로 구성된 임의의 함수가 있을 때 이 함수의 전체 부정은 연산자 +는 ·로, ·는 +로 바꾸고(+ ↔ ·) 함수에 포함된 변수는 긍정은 부정으로 부정은 긍정으로(A' ↔ A)으로 바꾸어 각각의 변수에 대한 부정을 취하는 것과 결과가 같음을 나타내는 법칙으로 NAND와 NOR를 취급하는데 편리하다는 것을 실험을 통해 증명할 수 있었다.
실험결과, 기본적인 gate와 법칙을 증명하는데 크게 어려움이 없었으나 사전에 실험 동영상 및 데이트시트 준비 등을 통해 실험이 매끄럽게 잘 진행될 수 있도록 노력해야 할 것이다.
실험 전 회로도의 시뮬레이션과 진리표를 실제 실험을 통해 얻게 된 데이터 및 진리표를 통해 비교한 결과 실험 데이터가 일치하는 것을 볼 수 있었다. 실험 과정 및 결과를 통해 부울대수(Boolean Algebra)와 드모르간의 법칙(De Morgan’s laws) 이론을 살펴 볼 수 있었는데, 디지털 회로의 설계와 해석을 용이한 부울대수를 사용하면, 변수 사이의 진리표 관계를 대수형식으로 표시와 논리도의 입출력 관계를 대수형식으로 표시하기가 쉬우며, 동일 기능을 가진 더 간단한 회로(논리식의 간소화)를 설계가 편리하다는 것을 실험을 통해 알 수 있었다.
또한, 드모르간의 법칙[DeMorgan's Law : (x + y)' = x' y’, (x y )’ = x’ + y’]을 이용하면 연산자와 변수로 구성된 임의의 함수가 있을 때 이 함수의 전체 부정은 연산자 +는 ·로, ·는 +로 바꾸고(+ ↔ ·) 함수에 포함된 변수는 긍정은 부정으로 부정은 긍정으로(A' ↔ A)으로 바꾸어 각각의 변수에 대한 부정을 취하는 것과 결과가 같음을 나타내는 법칙으로 NAND와 NOR를 취급하는데 편리하다는 것을 실험을 통해 증명할 수 있었다.
실험결과, 기본적인 gate와 법칙을 증명하는데 크게 어려움이 없었으나 사전에 실험 동영상 및 데이트시트 준비 등을 통해 실험이 매끄럽게 잘 진행될 수 있도록 노력해야 할 것이다.
키워드
추천자료
- 디지털논리회로실험1-1
- [논리회로실험] Mux 와 demux 발표 ppt 자료
- Inverted Pendulum System (도립 진자 시스템)
- 논리회로실험
- 숭실대 2-1학기 논리회로실험 예비리포트 모음
- [논리회로실험] 실험5. Integrated-Circuit Timers 예비보고서
- [논리회로실험] 실험8. 전가산기와 전감산기 예비보고서
- [전기전자회로실험] 실험6. 논리조합회로의 설계 - 가산기만들기
- [논리회로실험] encoder decoder 7segment (7세이그먼트) - Encoder, Decoder를 이해하고, 특...
- [논리회로실험] 멀티플렉서 & 디멀티플렉서
- 논리회로실험 Basic Gates 예비
- [디지털공학실험] 기본논리게이트인 NOT, AND, OR, NAND, NOR, XOR 게이트의 동작 특성 및 응...
- [논리회로설계실험]1bit 비교기 와 4bit 비교기
- [논리회로설계실험]Decoder와 Encoder설계