목차
I. 목적
II. 실 험 결 과 분 석
III. 토의와 토론
II. 실 험 결 과 분 석
III. 토의와 토론
본문내용
하다.
Input
Output
A (Volt)
B (Volt)
C (Volt)
Y (Volt)
0
0
0
0
0
0
5
0
0
5
0
0
0
5
5
0
5
0
0
0
5
0
5
0
5
5
0
0
5
5
5
0
실험 6-(b)의 simulaion과 Truth table
PULL-UP 저항이 없는 경우 COLLECTOR 는 항상 OPEN 상태이기 때문에 OUTPUT 의 출력은 항상 L 가 될 것이다. 따라서 우리가 기대한 결과를 출력하지 않는다.
Input
Output
A (Volt)
B (Volt)
C (Volt)
Y (Volt)
0
0
0
5
0
0
5
0
0
5
0
0
0
5
5
0
5
0
0
0
5
0
5
0
5
5
0
0
5
5
5
0
실험 6-(c)의 simulaion과 Truth table
74HC04와 74HC05 의 가장 큰 차이점 중 하나는 74HC04의 경우 출력은 절대로 출력을 출력끼리 접속해서는 안 된다는 것이다. 서로 접속된 두 개 출력의 논리가 반대일 때 내부 출력스위칭 TR은 전원에 대해 쇼트와 같이 되어 큰 전류로 출력 TR이 파괴되기 때문이다. 따라서 그림 4의 (C)에서처럼 74HC04의 출력은 (A) 와 같이 놓아선 안 되고, 또 다른 논리 GATE 의 입력부로 두어야 한다. 그 것이(C) 에서 AND GATE 를 사용해야만 하는 이유이다. 74HC05 와 같은 연산의 GATE 이므로 결과는 (A)의 값과 같다.
-PULL UP 저항을 다는 이유: OPEN COLLECTOR 를 포함하는 INVERTER의 경우 출력 전압을 우리가 원하는 값으로 얻을 수 있다. 그 것을 가는 하는 것이 PULL UP 저항이다. 또 PULL UP저항은 신호의 전류를 보강해주고 전압을 끌어올려주는 역할을 한다. PULL UP 저항은 OPEN COLLECTOR 가 잘 동작하도록 하는 역할을 해주고 있다
III. 토의와 토론
실험 목적에서와 같이 이번 실험시간에는 논리 회로에서의 논리 게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth table이 일치했고 시뮬레이션 결과도 일치하였다. 다만, 불량한 소자들이 실험실에 많이 있어서 하나의 실험을 하는데도 시간이 많이 걸려 제 시간에 실험을 마무리하지 못한 점이 아쉽다. 물론 이 점은 현실상 어쩔 수 없지만 말이다.
보고서를 쓰면서 생각한 것이지만, 예비보고서를 쓸 때까지만 해도 모호하게 알았던 부분을 보다 정확하게 이해할 수 있었다. pull up 저항을 다는 부분을 잘 이해하지 못 하여, 예비보고서를 쓰는 동안에도 쓰면서 고민하였다. pull up 저항의 값에 따라 걸린 바이어스 전압이 출력 전압과 전류를 결정하는 사실을 알게 되었다.
논리회로의 배열에 따라 아주 다양한 논리연산이 가능하다는 것도 Boolean equation을 쓰면서 이해하게 되었고, 조그만 변화도 완전 정반대가 되는 연산을 낳을 수 있다는 점도 알게 되었다.
Input
Output
A (Volt)
B (Volt)
C (Volt)
Y (Volt)
0
0
0
0
0
0
5
0
0
5
0
0
0
5
5
0
5
0
0
0
5
0
5
0
5
5
0
0
5
5
5
0
실험 6-(b)의 simulaion과 Truth table
PULL-UP 저항이 없는 경우 COLLECTOR 는 항상 OPEN 상태이기 때문에 OUTPUT 의 출력은 항상 L 가 될 것이다. 따라서 우리가 기대한 결과를 출력하지 않는다.
Input
Output
A (Volt)
B (Volt)
C (Volt)
Y (Volt)
0
0
0
5
0
0
5
0
0
5
0
0
0
5
5
0
5
0
0
0
5
0
5
0
5
5
0
0
5
5
5
0
실험 6-(c)의 simulaion과 Truth table
74HC04와 74HC05 의 가장 큰 차이점 중 하나는 74HC04의 경우 출력은 절대로 출력을 출력끼리 접속해서는 안 된다는 것이다. 서로 접속된 두 개 출력의 논리가 반대일 때 내부 출력스위칭 TR은 전원에 대해 쇼트와 같이 되어 큰 전류로 출력 TR이 파괴되기 때문이다. 따라서 그림 4의 (C)에서처럼 74HC04의 출력은 (A) 와 같이 놓아선 안 되고, 또 다른 논리 GATE 의 입력부로 두어야 한다. 그 것이(C) 에서 AND GATE 를 사용해야만 하는 이유이다. 74HC05 와 같은 연산의 GATE 이므로 결과는 (A)의 값과 같다.
-PULL UP 저항을 다는 이유: OPEN COLLECTOR 를 포함하는 INVERTER의 경우 출력 전압을 우리가 원하는 값으로 얻을 수 있다. 그 것을 가는 하는 것이 PULL UP 저항이다. 또 PULL UP저항은 신호의 전류를 보강해주고 전압을 끌어올려주는 역할을 한다. PULL UP 저항은 OPEN COLLECTOR 가 잘 동작하도록 하는 역할을 해주고 있다
III. 토의와 토론
실험 목적에서와 같이 이번 실험시간에는 논리 회로에서의 논리 게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth table이 일치했고 시뮬레이션 결과도 일치하였다. 다만, 불량한 소자들이 실험실에 많이 있어서 하나의 실험을 하는데도 시간이 많이 걸려 제 시간에 실험을 마무리하지 못한 점이 아쉽다. 물론 이 점은 현실상 어쩔 수 없지만 말이다.
보고서를 쓰면서 생각한 것이지만, 예비보고서를 쓸 때까지만 해도 모호하게 알았던 부분을 보다 정확하게 이해할 수 있었다. pull up 저항을 다는 부분을 잘 이해하지 못 하여, 예비보고서를 쓰는 동안에도 쓰면서 고민하였다. pull up 저항의 값에 따라 걸린 바이어스 전압이 출력 전압과 전류를 결정하는 사실을 알게 되었다.
논리회로의 배열에 따라 아주 다양한 논리연산이 가능하다는 것도 Boolean equation을 쓰면서 이해하게 되었고, 조그만 변화도 완전 정반대가 되는 연산을 낳을 수 있다는 점도 알게 되었다.
추천자료
논리회로의기초(NOT, AND,OR회로)
Ch14. 비동기식 카운터(Asynchronous Counters)<디지털회로실험//경희대학교>
Ch17. 시프트 카운터(Shift Counters)<디지털회로실험//경희대학교>
논리회로 - 인코더, 디코더, 멀티플렉서, 디멀티플렉서의 특징
디지털논리회로 교재전범위 핵심요약노트
디지털논리회로
논리회로의 간략화 결과보고서
디지털 논리회로를 기능적인 측면에서 보면 2개의 논리회로로 구분할 수 있다. 이 2개의 논리...
게이트와 게이트웨이, 다이오드논리게이트, 논리게이트, NOT(반전회로)게이트, 게이트와 NAND...
디지털논리회로 실습 보고서 -논리식의 간소화
디지털논리회로(컴퓨터와디지털논리회로, 테이터표현, 논리게이트, 부울대수간소화, 조합논리...
[아날로그 및 디지털회로 설계실습] 9 래치와 플립플롭 (예비) : 순차식 논리회로의 기본 소...
디지털 게이트의 전기적 특성(예비+결과)(기초회로실험)
FLIP FLOP, COUNTER, SHIFT REGISTER(예비+결과)(기초회로실험)