목차
1. 전가산기
2. 이론
3. 실험 결과 값
2. 이론
3. 실험 결과 값
본문내용
다. 3개의 비트를 더할 때 합은 0부터 3까지 나올 수 있고, 2와 3을 2진수로 표시하는 데 2개의 디지트가 요구되므로 2개의 출력이 필요하다. 두 출력 중 합에 대해서는 S라는 기호로, 캐리에 대해서는 C라는 기호로 표시한다. 3개의 비트의 합을 계산하여 앞의 디지트는 출력 캐리 C가 되며, 뒤의 디지트가 S로 표시된다.
입력
출력
X
Y
Cin
S
Cout
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
1
0
1
0
0
1
0
0
0
1
0
1
1
1
< 진리표 > < 논리식 >
< 논리회로 >
2. 이론
◆디지털 입력소자
◆반가산기
< 논리회로 > < 시뮬레이션 >
◆전가산기
< 논리회로 > < 시뮬레이션 >
◆AND, NOT, OR, XOR, XNOR
< AND 논리회로 및 진리표 > < NOT 논리회로 및 진리표 >
< OR 논리회로 및 진리표 >
< NOT AND OR 논리회로 > < NOT AND OR 시뮬레이션 >
< XOR 논리회로 및 진리표 >
< XOR, NOR 논리회로 > < XOR, NOR 시뮬레이션 >
3. 실험 결과 값
< 전가산기 논리회로 >
< 전가산기 시뮬레이션 >
입력
출력
X
Y
Cin
S
Cout
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
1
0
1
0
0
1
0
0
0
1
0
1
1
1
< 진리표 > < 논리식 >
< 논리회로 >
2. 이론
◆디지털 입력소자
◆반가산기
< 논리회로 > < 시뮬레이션 >
◆전가산기
< 논리회로 > < 시뮬레이션 >
◆AND, NOT, OR, XOR, XNOR
< AND 논리회로 및 진리표 > < NOT 논리회로 및 진리표 >
< OR 논리회로 및 진리표 >
< NOT AND OR 논리회로 > < NOT AND OR 시뮬레이션 >
< XOR 논리회로 및 진리표 >
< XOR, NOR 논리회로 > < XOR, NOR 시뮬레이션 >
3. 실험 결과 값
< 전가산기 논리회로 >
< 전가산기 시뮬레이션 >
추천자료
디지털논리실험 예비리포트
7 세그먼트 논리회로 구현
[A+ 결과] 논리회로 실험 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)실험...
[A+ 결과] 논리회로 가산기와 감산기실험 사진 및 파형 모두첨부
[A+] 논리회로 실험 . D/A & A/D 컴버터 (CONVERTER) DAC & ADC 실험 사진 및 파...
[A+ 결과] 논리회로 실험 가산기 , 반가산기, 감산기, 디코더 , 카운터[사진 및 파형 모두첨부]
[논리회로실험] 실험11. MUX & DEMUX 예비보고서
디지털논리설계
BCD - 7세그먼트를 이해&분석 한다. - 논리회로 설계
[실험] (예비) 4_논리 게이트 및 부울 함수의 구현 (AND, OR, NOT, NAND, NOR, XOR, XNOR의 ...
[ 대학레포트 ]논리회로 간소화 , BCD 무효코드 검출기에 대한 진리표, 카르노 맵을 이용한 ...
[ 대학레포트 ]논리회로 간소화 - BCD 무효코드검출기에 대한 진리표, 카르노맵을 이용한 표...
[전자공학 실험] 래치와 플립플롭 : SR 래치와 D 래치에 대한 논리회로를 이해하고, 각 래치...
예비보고서 논리회로論理回路간략화