목차
논리회로 실습 보고서 - 가산기와 감산기
[1] 7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[2] 7486, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[3] 7486, 7432, 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[4] 7486, 7432, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[5] 4비트 가산기인 7483IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[6] 4비트 2진 비교기인 7483 IC와 Exclusive-OR 게이트인 7486 IC의 핀 배치도를 참조하여 아래 회로를 구성한다
▌검토▐
▌시뮬레이션▐
[1] 7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[2] 7486, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[3] 7486, 7432, 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[4] 7486, 7432, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[5] 4비트 가산기인 7483IC 핀 배치도를 참조하여 아래 회로를 구성한다.
▌검토▐
▌시뮬레이션▐
[6] 4비트 2진 비교기인 7483 IC와 Exclusive-OR 게이트인 7486 IC의 핀 배치도를 참조하여 아래 회로를 구성한다
▌검토▐
▌시뮬레이션▐
본문내용
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
검토 실험 결과를 토대로 이 회로가 전 감산기로 동작함을 확인하여라.
입 력
출 력
X
Y
B
D
Bout
0
0
0
0
0
0
0
1
1
0
0
1
0
1
1
0
1
1
0
0
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
0
위의 실험의 논리식은 전 감산기의 논리식 D = XYB, BOUT = X(YB) + X'YB' 은 전 가산기의 논리식과 변수명만 다를 뿐 일치함을 알 수 있다.
시뮬레이션회로
결과
4비트 가산기인 7483IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7483의 12번 핀은 접지하며, 5번 핀은 +5V의 전압을 인가한다. 두 개의 입력 데이터 A(A4~A1)와 B(B4~B1)를 표와 같이 변화시키면서 출력 상태를 기록하여라.
C0
A3 A2 A1 A0
B3 B2 B1 B0
C4
∑4 ∑3 ∑2 ∑1
0
0 0 0 0
0 0 1 1
0
0 0 1 1
0
0 0 1 1
1 0 0 0
0
1 0 1 1
0
1 0 0 0
1 0 1 0
1
0 0 1 0
0
1 0 1 0
1 1 1 1
1
1 0 0 1
0
1 1 1 1
0 0 0 1
1
0 0 0 0
1
0 0 0 1
0 1 0 1
0
0 1 1 1
1
0 1 0 1
0 1 1 1
0
1 1 0 1
1
0 1 1 1
1 0 1 1
1
0 0 1 1
1
1 0 1 1
1 1 1 0
1
1 0 1 0
1
1 1 1 0
0 0 0 1
1
0 0 0 0
회로
및
결과
시뮬레이션
검토 실험 결과가 올바른지 검토하여라.
실험 결과와 로직웍스의 결과를 비교해 본 결과 옮겨 적는 과정에서 잘못 써서 틀린 것 외에 결과는 일치하였습니다.
4비트 2진 비교기인 7483 IC와 Exclusive-OR 게이트인 7486 IC의 핀 배치도를 참조하여 아래 회로를 구성한다. 7483의 12번 핀은 접지하며, 5번 핀은 +5V의 전압을 인가한다. 또 7486의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 두 개의 입력 데이터 A(A4~A1)와 B(B4~B1)를 표와 같이 변화시키면서 출력 상태를 기록하여라.
시뮬레이션회로 및
결과
검토 실험 결과를 토대로 SUB=0일 때와 SUB=1일 때, 회로는 어떻게 동작하는지 검토하여라.
SUB
A3 A2 A1 A0
B3 B2 B1 B0
C4
∑4 ∑3 ∑2 ∑1
0
1 1 1 1
0 0 0 1
1
0 0 0 0
0
1 1 1 0
0 0 1 0
1
0 0 0 0
0
1 1 0 1
0 1 0 1
1
0 0 1 0
0
1 0 1 1
0 1 1 0
1
0 0 0 1
0
1 0 1 0
0 1 1 1
1
0 0 0 1
1
1 0 1 0
0 1 0 1
1
0 1 0 1
1
1 0 1 1
0 1 1 0
1
0 1 0 1
1
1 1 0 0
0 1 1 1
1
0 1 0 1
1
1 1 1 0
0 1 1 0
1
1 0 0 0
1
1 1 1 1
1 1 1 1
1
0 0 0 0
결과값을 토대로 SUB가 0이건 1이건 관계없이 결과는 1이 나옴을 알 수 있다.
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
검토 실험 결과를 토대로 이 회로가 전 감산기로 동작함을 확인하여라.
입 력
출 력
X
Y
B
D
Bout
0
0
0
0
0
0
0
1
1
0
0
1
0
1
1
0
1
1
0
0
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
0
위의 실험의 논리식은 전 감산기의 논리식 D = XYB, BOUT = X(YB) + X'YB' 은 전 가산기의 논리식과 변수명만 다를 뿐 일치함을 알 수 있다.
시뮬레이션회로
결과
4비트 가산기인 7483IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7483의 12번 핀은 접지하며, 5번 핀은 +5V의 전압을 인가한다. 두 개의 입력 데이터 A(A4~A1)와 B(B4~B1)를 표와 같이 변화시키면서 출력 상태를 기록하여라.
C0
A3 A2 A1 A0
B3 B2 B1 B0
C4
∑4 ∑3 ∑2 ∑1
0
0 0 0 0
0 0 1 1
0
0 0 1 1
0
0 0 1 1
1 0 0 0
0
1 0 1 1
0
1 0 0 0
1 0 1 0
1
0 0 1 0
0
1 0 1 0
1 1 1 1
1
1 0 0 1
0
1 1 1 1
0 0 0 1
1
0 0 0 0
1
0 0 0 1
0 1 0 1
0
0 1 1 1
1
0 1 0 1
0 1 1 1
0
1 1 0 1
1
0 1 1 1
1 0 1 1
1
0 0 1 1
1
1 0 1 1
1 1 1 0
1
1 0 1 0
1
1 1 1 0
0 0 0 1
1
0 0 0 0
회로
및
결과
시뮬레이션
검토 실험 결과가 올바른지 검토하여라.
실험 결과와 로직웍스의 결과를 비교해 본 결과 옮겨 적는 과정에서 잘못 써서 틀린 것 외에 결과는 일치하였습니다.
4비트 2진 비교기인 7483 IC와 Exclusive-OR 게이트인 7486 IC의 핀 배치도를 참조하여 아래 회로를 구성한다. 7483의 12번 핀은 접지하며, 5번 핀은 +5V의 전압을 인가한다. 또 7486의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 두 개의 입력 데이터 A(A4~A1)와 B(B4~B1)를 표와 같이 변화시키면서 출력 상태를 기록하여라.
시뮬레이션회로 및
결과
검토 실험 결과를 토대로 SUB=0일 때와 SUB=1일 때, 회로는 어떻게 동작하는지 검토하여라.
SUB
A3 A2 A1 A0
B3 B2 B1 B0
C4
∑4 ∑3 ∑2 ∑1
0
1 1 1 1
0 0 0 1
1
0 0 0 0
0
1 1 1 0
0 0 1 0
1
0 0 0 0
0
1 1 0 1
0 1 0 1
1
0 0 1 0
0
1 0 1 1
0 1 1 0
1
0 0 0 1
0
1 0 1 0
0 1 1 1
1
0 0 0 1
1
1 0 1 0
0 1 0 1
1
0 1 0 1
1
1 0 1 1
0 1 1 0
1
0 1 0 1
1
1 1 0 0
0 1 1 1
1
0 1 0 1
1
1 1 1 0
0 1 1 0
1
1 0 0 0
1
1 1 1 1
1 1 1 1
1
0 0 0 0
결과값을 토대로 SUB가 0이건 1이건 관계없이 결과는 1이 나옴을 알 수 있다.
소개글