디지털 로직_예비
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

디지털 로직_예비에 대한 보고서 자료입니다.

목차

없음

본문내용

대로 입력이 5V일 때는 베이스전류가 흐르면서 콜렉터 전류도 흐르지만 포화상태가 되어서 콜렉터와 에미터 사이는 short상태가 된다. 에미터가 접지와 연결돼 있으므로 따라서 출력은 접지에 0V가된다.
이처럼 입력과 출력이 반대가 되는 트랜지스터를 디지털 신호를 다룸에 있어 인버터로 사용할 수 있다.
(2) NOR gate
입력 == 0V, ==5V 입력 =0V =5V, =5V =0V
▶ NOR gate 구성 회로이다. 시뮬레이션 파형의 위쪽 2개가 입력 아래쪽이 출력이다. 입력의 네 가지 경우에서 ==0V일 때만 , 모두 Cut off되어 출력이 5V이고, 나머지 경우는 saturation되기 때문에 출력이 0V가 된다. 따라서 이 회로는 입력이 둘 다 0일 때만 출력이 1이 되는 NOR gate , 즉 AND NOT gate 기능을 하는 것이다. 위의 파형은 개형을 알아보는 것이었고 정확한 saturation전압을 알아보기 위해 출력전압 파형을 확대시켜 보니 saturation 전압은 약 14mV임을 알 수 있었다.이러한 기본원리들을 응용해서 다른 AND, NOT, OR, NAND gate등을 구성하는 법을 생각해보면 추가적으로 도움이 될 듯하다.
  • 가격2,300
  • 페이지수4페이지
  • 등록일2014.03.16
  • 저작시기2014.1
  • 파일형식한글(hwp)
  • 자료번호#908223
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니