목차
없음
본문내용
대로 입력이 5V일 때는 베이스전류가 흐르면서 콜렉터 전류도 흐르지만 포화상태가 되어서 콜렉터와 에미터 사이는 short상태가 된다. 에미터가 접지와 연결돼 있으므로 따라서 출력은 접지에 0V가된다.
이처럼 입력과 출력이 반대가 되는 트랜지스터를 디지털 신호를 다룸에 있어 인버터로 사용할 수 있다.
(2) NOR gate
입력 == 0V, ==5V 입력 =0V =5V, =5V =0V
▶ NOR gate 구성 회로이다. 시뮬레이션 파형의 위쪽 2개가 입력 아래쪽이 출력이다. 입력의 네 가지 경우에서 ==0V일 때만 , 모두 Cut off되어 출력이 5V이고, 나머지 경우는 saturation되기 때문에 출력이 0V가 된다. 따라서 이 회로는 입력이 둘 다 0일 때만 출력이 1이 되는 NOR gate , 즉 AND NOT gate 기능을 하는 것이다. 위의 파형은 개형을 알아보는 것이었고 정확한 saturation전압을 알아보기 위해 출력전압 파형을 확대시켜 보니 saturation 전압은 약 14mV임을 알 수 있었다.이러한 기본원리들을 응용해서 다른 AND, NOT, OR, NAND gate등을 구성하는 법을 생각해보면 추가적으로 도움이 될 듯하다.
이처럼 입력과 출력이 반대가 되는 트랜지스터를 디지털 신호를 다룸에 있어 인버터로 사용할 수 있다.
(2) NOR gate
입력 == 0V, ==5V 입력 =0V =5V, =5V =0V
▶ NOR gate 구성 회로이다. 시뮬레이션 파형의 위쪽 2개가 입력 아래쪽이 출력이다. 입력의 네 가지 경우에서 ==0V일 때만 , 모두 Cut off되어 출력이 5V이고, 나머지 경우는 saturation되기 때문에 출력이 0V가 된다. 따라서 이 회로는 입력이 둘 다 0일 때만 출력이 1이 되는 NOR gate , 즉 AND NOT gate 기능을 하는 것이다. 위의 파형은 개형을 알아보는 것이었고 정확한 saturation전압을 알아보기 위해 출력전압 파형을 확대시켜 보니 saturation 전압은 약 14mV임을 알 수 있었다.이러한 기본원리들을 응용해서 다른 AND, NOT, OR, NAND gate등을 구성하는 법을 생각해보면 추가적으로 도움이 될 듯하다.
추천자료
- TTL-logic 논리회로
- Invited Commentaries On Evolving to a New Dominant Logic for Marketing
- 기본 논리회로 실험
- [Solution] Contemporary Logic Design 2판 - KATZ 솔루션
- 논리회로 구현
- 하노이탑 소스 및 Logic
- 논리회로 카운터 신호등 설계 - 카운터의 구조와 동작원리를 이해하고 플립플롭을 이용하여 ...
- [퍼지][퍼지이론 활용][퍼지화][퍼지로직 사례][퍼지 설계방법][퍼지의 전망]퍼지 분류, 퍼지...
- [전자 회로 실험] (결과) 실험 07 : 디지털 로직(Digital Logic)
소개글