실험 13 폐회로clósed lóop(루프) 전류를 이용한 회로해석
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

실험 13 폐회로clósed lóop(루프) 전류를 이용한 회로해석에 대한 보고서 자료입니다.

목차

1. 실험 목적
2. 실험 이론
3. 실험 도구
4. 실험 준비 보고
5. 유의사항

본문내용

을 세울 때에는 다른 루프의 전류에 의한 전압강하를 고려해야한다. 이 방정식은 선택된 루프마다 세워야 하므로 전체적으로는 일련의 방정식이 얻어지고, 연리방정식을 풀어 루프전류를 구하고, 최종적으로 루프전류로부터 각 저항에 흐르는 전류를 구한다. 만약, 저항에 하나 이상의 전류가 구해지는 경우에는 이들의 대수합이 실제 전류가 된다.
실험 도구- 직류전원 공급기- VOM-저항 : 100 7개 (저항의 몸 띠 색 : 갈색 흑색 갈색)
실험 준비 보고 (1) 저항 또는 다른 형태의 저항성 소자들로만 구성된 회로를 (선형)회로라 한다.(2) 저항에 대한 전압-전류 그래프는 (선형성)이다.(3) 위 회로 해석에 필요한 최소 루프전류의 수는 (3개)이다.(4) 위 회로에서 전압원 V에 의해 회로에 공급되는 전류 I를 구하기 위해 루프전류 방법을 사용한다. 모든 저항기들은 10Ω이고, V=10V일 때 전류 I를 계산하라.
유의사항전원공급기를 끄고 스위치를 개방한 상태에서 폐회로를 구성하고, 전원공급기를 켜고 스위치 을 닫는다. 전원 공급기의 출력을 10V로 맞춘 후 실험이 끝날 때까지 전압을 계속 유지시키면서 실험 도중 전압을 점검하여 10V인가를 확인해야 한다.
  • 가격6,300
  • 페이지수4페이지
  • 등록일2015.11.10
  • 저작시기2015.6
  • 파일형식한글(hwp)
  • 자료번호#986637
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니